英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

7.6. 校准修订历史

文档版本 修顶内容
2018.09.24 作了如下变更:
  • PCIe* 需要上电校准,而上电校准需要一个参考时钟。
2018.06.15 作了如下变更:
  • 添加了脚注:CDR和CMU PLL校准是RX PMA校准的一部分。
2017.11.06 进行了如下更改:
  • 更新了"用户重新校准"主题的流程。
  • 在"具有PreSICE校准引擎的重配置接口和仲裁"部分中更新了
    • 为了触发用户重新校准:
      • 写入0x01到偏移地址0x000 [7:0],用户重新校准必须要求通过偏移地址0x100。
    • 为了触发DFE自适应:
      • 写入0x03到偏移地址0x000 [7:0],DFE自适应触发必须使能通过0x100[6]。
    • 如果不再需要使用内部重配置总线:
      • 写入0x03到偏移地址0x000 [7:0]。
  • 在"用户重新校准"部分中更新了"使能任何PMA通道校准时,必须也将0x100[6]设置成0x0,以确保禁用适配触发"。
  • 在"收发器通道校准寄存器"表的位6中,将"PMA校准使能寄存器偏移地址0x100"更改为"使能任何PMA通道校准时,写入1'b0到0x100 [6],以确保禁用适配触发请求"。
2016.10.31 进行了如下更改:
  • 将"Avalon-MM接口仲裁寄存器"表中bit [1]的说明更改成"0x1=校准完成,0x0=校准未开始"。
2016.05.02
  • 更改了"用户校准"流程。
  • 更改了"上电校准"顺序。
  • 添加了"单工校准"的说明。
  • 添加了新内容"构建定制的控制逻辑来分离tx_cal_busy和rx_cal_busy信号"。
  • 更新了"Non-PCIe* Hard IP (HIP)通道的上电校准流程"、"PCIe Hard IP 和non- PCIe 通道的上电校准流程"以及"收发器参考时钟频率或数据速率变更后的重新校 准"图。
  • 更改了"收发器参考时钟频率或数据速率变更后的重新校准"部分中"用户重新校准"步骤的顺序。
2015.12.18 进行了如下更改:
  • 更改了"速率切换标志寄存器"部分中的说明。
  • 对"用户重校准"部分添加了更多说明。
  • 在"PMA重校准"部分中添加了信息。
2015.11.02 进行了如下更改:
  • 更改了"通过PreSICE校准引擎重配置接口和仲裁"部分中的说明。
  • 更改了"校准寄存器"部分中的说明。
  • 更改了"量产器件的收发器通道PMA校准寄存器"表的说明。
  • 移除了"收发器通道校准寄存器"部分的说明。
  • 更改了"小数分频PLL校准寄存器"表中的值。
  • 更改了"校准状态的PMA功能寄存器"表。
  • 添加了"校准状态的ATX PLL功能寄存器"表。
  • 添加了"校准状态的fPLL功能寄存器"表。
  • 添加说明至"功能寄存器"部分。
  • 添加了"速率切换标志寄存器"部分。
  • 添加步骤至"用户重新校准"部分。
  • 更改了"CDR/CMU PLL重新校准"部分的说明。
  • 添加步骤至"PMA重新校准"部分。
  • 更改了"收发器参考时钟或数据速率变化时的重新校准流程"图。
  • 添加步骤至"用户重新校准"部分。
  • 更新了"量产器件的收发器通道PMA校准寄存器"表。
  • 更新了"小数分频PLL校准寄存器"表。
  • 更新了"ATX PLL校准寄存器"表。
  • 更改了"ATX PLL校准寄存器"部分中的说明。
  • 添加说明至"功能寄存器"部分。
  • 更改了"Non-PCIe Hard IP (HIP)通道的上电校准流程"图。
  • 更改了"PCIe HIP和non-PCIe通道的上电校准流程"图。
  • 移除了"用户重新校准"部分中的一些步骤。
  • 移除了"ATX PLL重新校准"部分中的一些步骤。
  • 移除了"小数分频PLL重新校准"部分中的一些步骤。
  • 移除了"PMA重新校准"部分中的一些步骤。
  • 移除了"检查校准状态"部分。
2015.05.11 进行了如下更改:
  • 全局更改寄存器的偏移。
  • 更改了"通过PreSICE校准引擎重配置接口和仲裁"部分中的说明。
  • 更改了"校准寄存器"部分中的说明。
  • 更改了"Avalon存储器映射接口仲裁寄存器"表中的说明,并添加了一个位。
  • 更改了"收发器通道校准寄存器"表中的说明。
  • 更改"小数分频PLL校准寄存器"表中的说明。
  • 更改了"ATX PLL校准寄存器"表中的说明。
  • 添加了"Non-PCIe Hard IP (HIP)通道的上电校准流程"和"PCIe HIP和non-PCIe通道的上电校准流程"图。
  • 在"用户重新校准"部分中将"Avalon存储器映射接口"更改成"内部配置总线"。
  • 在"ATX PLL重新校准"部分中将"Avalon存储器映射接口"更改成"内部配置总线"。
  • 在"小数分频PLL重新校准"部分中更改了位来校准fPLL并将"Avalon存储器映射接口"更改成"内部配置总线"。
  • 在"CMU或CDR PLL重新校准"部分中将"Avalon存储器映射接口"更改成"内部配置总线"。
  • 更改了"用户重新校准"部分中的地址。
  • 更改了"ATX PLL重新校准"部分中的地址。
  • 更改了"小数分频PLL重新校准"部分中的地址。
  • 更改了"CDR/CMU PLL重新校准"部分中的地址。
  • 在"PMA重新校准"部分中更改了地址并添加了说明。
  • 更改了"检查校准状态"部分中的地址。
  • 在"PMA重新校准"部分中将"Avalon存储器映射接口"更改成"内部配置总线"。
  • 添加了"功能寄存器"部分。
2014.12.15 首次发布。