英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.11.1.3. 实现多通道xN非绑定配置

使用xN非绑定配置会减少PLL资源以及所使用的参考时钟源的数量。

图 194. 多通道xN非绑定配置的PHY IP Core和PLL IP Core连接在此示例中,相同的PLL用于驱动两个收发器bank中的10个通道。

实现多通道xN非绑定配置的步骤

  1. 您可以将ATX PLL或者fPLL用于多通道xN非绑定配置。
  2. 使用IP Parameter Editor配置PLL IP core。使能Include Master Clock Generation Block
  3. 使用IP Parameter Editor配置Native PHY IP core。
    • Native PHY IP core TX Channel bonding mode设置为Non-Bonded
    • 根据设计要求设置通道数。在此示例中,通道数被设置为10。
  4. 创建一个顶层封装器(wrapper)将PLL IP core连接到Native PHY IP core。
    • 在此情况下,PLL IP core具有mcgb_serial_clk输出端口。这代表xN时钟线。
    • Native PHY IP core具有 10个(在此示例中)tx_serial_clk input端口。每个端口与收发器通道的本地CGB的输入相对应。
    • 如上图所示,将PLL IP core的mcgb_serial_clk输出端口连接到Native PHY IP core的10个tx_serial_clk input端口。
图 195. 多通道x1/xN非绑定示例ATX PLL IP core有一个tx_serial_clk输出端口。该端口可以选择用于对与PLL相同的收发器bank内的六个通道提供时钟。这些通道由x1网络提供时钟。收发器bank外的其余4个通道由xN时钟网络提供时钟。