英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.2.3. 作为输入参考时钟源的PLL级联

在PLL级联中, PLL输出被连接到反馈和级联时钟网络。可在相同网络中获得第一PLL的输入参考时钟。本模式中,其中某个PLL的输出驱动另一个PLL的参考时钟输入。PLL级联可以生成频率性输出,但通常无法通过单个PLL方案实现。 Arria® 10 器件中的收发器支持fPLL到fPLL级联,但级联链中最多支持两个fPLL。ATX PLL到fPLL级联仅可用于OTN和SDI协议中。
注:
  • 要成功完成校准,在FPGA配置起始阶段,驱动PLL (ATX PLL,fPLL,CDR/CMU PLL)的参考时钟必须稳定且自由运行。否则,就需要重新校准。
  • 当fPLL被用作级联fPLL (下游fPLL)时, 就需要在fPLL上进行用户重新校准。请参阅“校准”章节中“用户重新校准”小节了解更多信息。