英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.5.3.1. 时钟和复位顺序

时钟要求:
  • 对于64-bit XGMII,相当于10G收发器PLL的参考时钟,156.25 MHz时钟必须要有0 ppm差异。因此,对于1G/2.5G/10G (MGBASE-T)类别,156.25 MHz时钟必须源自收发器10G参考时钟。
  • 对于32-bit XGMII,相当于10G收发器PLL的参考时钟,312.5 MHz时钟必须要有0 ppm差异。因此,对于10M/100M/1G/2.5G/5G/10G (USXGMII)类别,312.5 MHz时钟必须源自收发器10G参考时钟。

所有配置的复位顺序都是由收发器复位控制器进行处理的。对于1G/2.5G和1G/2.5G/10G (MGBASE-T), 在MAC+PHY示例设计中完成速度切换/重配置后,会自动触发收发器复位顺序。

面向 英特尔Arria 10 器件的1G/2.5G/5G/10G Multi-rate Ethernet PHY Intel® FPGA IP core对16,000字节的最大数据包长度支持高达±100 ppm时钟频率差。