英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

4.5.1. 用户编码的复位控制器信号

请参考下列图和表中的信号来实现一个用户编码的复位控制器。
图 219. 用户编码的复位控制器、收发器PHY和TX PLL交互


表 250.  用户编码的复位控制器、收发器PHY和TX PLL信号

信号名称

方向

说明

pll_powerdown

输出

当置位高电平时,复位TX PLL。

tx_analogreset

输出

当置位高电平时,复位TX PMA。

tx_digitalreset

输出

当置位高电平时,复位TX PCS。

rx_analogreset

输出

当置位高电平时,复位RX PMA。

rx_digitalreset

输出

当置位高电平时,复位RX PCS。

clock

输入

用户编码的复位控制器的时钟信号。您可以使用系统时钟,而无需将其同步到PHY并行时钟。输入时钟频率的上限是在时序收敛中实现的频率。

pll_cal_busy

输入

该信号上的一个高电平表明正在重新校准PLL。

pll_locked

输入

该信号上的一个高电平表明TX PLL被锁定到ref时钟。

tx_cal_busy

输入

该信号上的一个高电平表明TX校准是有效的。如果有多个PLL,那么您可以将它们的pll_cal_busy信号一起OR。

rx_is_lockedtodata

输入

该信号上的一个高电平表明RX CDR处于lock-to-data (LTD)模式。

rx_cal_busy

输入

该信号上的一个高电平表明RX校准是有效的。

rx_is_lockedtoref

输入

该信号上的一个高电平表明RX CDR处于lock-to-reference (LTR)模式。当CDR处于LTD模式时,该信号可能翻转(toggle)或被置低。