英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

7.3. 上电校准

器件上电后和编程后,PreSICE自动启动校准进程。在器件编程期间校准进程可能继续进行。器件上电后完成校准进程所需要的时间视器件而定。使用的总时间能延伸至用户模式。cal_busy信号置低表明校准进程完成。必须确保设计中的收发器复位流程在复位收发器PLL和收发器通道之前要等待校准完成。

即便上电校准已经完成,PreSICE 也可能控制内部配置总线。需要时,可以请求访问权限。如果系统含有fPLL、ATX PLL 和通道,那么fPLL cal_busy信号先变低。ATX PLL cal_busy信号在通道的tx_cal_busyrx_cal_busy信号后变低。英特尔建议在请求任何访问权限之前,等待所有*_cal_busy信号变低。

所有上电校准都开始于所有bank和通道的Vreg校准。

PCIe* 链路不支持用户重新校准,因此您必须执行上电校准。

此外,对于使用 PCIe* 协议进行配置的通道,上电校准需要一个参考时钟。如果没有参考时钟,那么上电校准不会开始,而是无限期地等待,因此要对 PCIe* refclk管脚提供一个参考时钟以进行上电校准。

图 284. Non-PCIe Hard IP (HIP)通道的上电校准流程对于不使用PCIe Hard IP的应用,上电校准开始于所有bank和通道的Vreg校准。然后,按照图中显示的顺序进行PreSICE校准。
对于使用 PCIe* Hard IP以及non- PCIe* 通道的应用,上电校准顺序是:
  1. 对所有bank和通道进行Vreg校准
  2. 等待 PCIe* 参考时钟翻转。
  3. PCIe* Hard IP 0校准(如果使用)。
  4. PCIe* Hard IP 1 校准(如果使用)。
  5. 在校准流程中,所有non- PCIe* Hard IP通道的校准。
图 285.  PCIe* Hard IP和non- PCIe* 通道的上电校准流程