英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

7.5.2. 小数分频PLL重新校准

遵照以下步骤重新校准fPLL:

  1. 将0x2写入到偏移地址0x0[7:0],请求用户访问内部配置总线。
  2. 等待reconfig_waitrequest置低(逻辑低),或者等到功能寄存器的PreSICE Avalon存储器映射接口控制0x280[2]=0x0。
  3. 要校准fPLL,Read-Modify-Write 0x1到fPLL的地址0x100的bit[1]。
  4. 通过写入0x1到偏移地址0x0[7:0],将内部配置总线释放到PreSICE以执行重新校准。
  5. 定期检查*cal_busy输出信号或者读取功能寄存器0x280[1]来检查*cal_busy状态,直到完成校准。
注: 如果正在重新校准fPLL,并且ATX PLL用于器件的同一侧,则按照"使用ATX PLL和fPLL时的发送PLL间距指南"章节所述的fPLL-to-ATX PLL间距指南。