英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.3. 10GBASE-KR PHY IP Core

10GBASE-KR Ethernet PHY IP core支持Ethernet标准的以下功能:

  • IEEE 802.3 2008 StandardClause 73中定义的背板Ethernet的自动协商。10GBASE-KR Ethernet PHY IP Function能够在1000BASE-X1000BASE-KR1000BASE-KR with FEC之间进行自动协商。
  • IEEE 802.3 2008 StandardClause 72中定义的具有链路训练的10GBASE-KR Ethernet 协议。除了Clause 72中定义的链路搭档TX调整以外,该PHY也自动配置本地器件RX接口以实现低于10-12的误码率(BER)的目标。
  • IEEE 802.3 2008 StandardClause 35 中所定义的连接PHY和介质访问控制(MAC)的千兆位介质独立接口(GMII)
  • IEEE 802.3 2008 StandardClause 74中定义的前向纠错(FEC)

Backplane Ethernet 10GBASE-KR PHY IP core包含以下新模块,用于使能通过背板的操作:

  • 链路训练(LT)—LT机制支持10GBASE-KR PHY自动配置链路搭档TX PMD以实现最低误码率(BER)。在 IEEE Std 802.3ap-2007的Clause 72中定义了LT。
  • 自动协商(AN)— 10GBASE-KR PHY IP core可以在1000BASE-KX (1GbE)与10GBASE-KR (10GbE) PHY类型之间进行自动协商。AN功能对于Backplane Ethernet是强制性的。在IEEE Std 802.3ap-2007Clause 73中定义了AN。
  • 前向纠错(FEC)—FEC功能是IEEE 802.3ap-2007Clause 74 中定义的一个可选功能,提供了错误检测和纠正机制。