英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.6. XAUI PHY IP Core

在XAUI配置中,收发器通道数据路径是使用一个软核PCS进行配置的。 XAUI配置提供了收发器通道数据路径、时钟和通道布局指南。您可以使用IP Catalog实现XAUI链路。在Interfaces菜单中的Ethernet下方,选择XAUI PHY IP core。XAUI PHY IP core在软核逻辑中实现XAUI PCS。

XAUI是IEEE 802.3ae-2008规范中定义的10 Gigabit Ethernet链路的一个特定的物理层实现。XAUI PHY使用XGMII接口连接到IEEE802.3 MAC和Reconciliation Sublayer (RS)。IEEE 802.3ae-2008规范要求XAUI PHY链路支持:

  • XGMII接口上的10 Gbps数据速率
  • PMD接口上的四个3.125 Gbps通道
图 83. XAUI和XGMII层


英特尔的XAUI PHY IP core通过实现IEEE 802.3 Clause 48规范来扩展XGMII接口的可操作距离并减少接口信号的数量。

XAUI将10 Gbps Ethernet MAC功能与Ethernet标准PHY组件之间的物理距离延长到了一米。XAUI PHY IP core以156.25 Mbps接收来自应用层72-bit数据(单倍数据速率 – SDR XGMII)。串行接口运行在4 × 3.125 Gbps上。

图 84. XAUI PHY IP Core

支持Dual Data Rate XAUI (DDR XAUI或DXAUI)和Reduced XAUI (RXAUI)的英特尔的第三方IP合作伙伴是MorethanIP (MTIP)。

XAUI不支持开放计算项目(OCP)网络。