英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.9.1.1. x6/xN绑定

在x6/xN绑定模式中,一个单一发送PLL用于驱动多个通道。

以下步骤解释了x6/xN绑定过程:

  1. ATX PLL或fPLL生成一个高速串行时钟。
  2. PLL通过x1时钟网络将高速串行时钟驱动到master CGB。
  3. master CGB将高速串行和低速并行时钟驱动到x6时钟网络中。
  4. x6时钟网络对同一收发器bank内的收发器通道驱动TX时钟多路复用器。每个收发器通道中的本地CGB被旁路。
  5. 要驱动相邻收发器bank中的通道,x6时钟网络驱动xN时钟网络。xN时钟网络对这些相邻收发器bank中的收发器通道馈送TX时钟多路复用器。

x6/xN绑定的缺点

x6/xN绑定具有以下缺点:
  • 最大数据速率受限于收发器电源电压。请参考Arria 10器件数据表
  • 最大通道跨度受限于包含发送PLL的bank上方和下方的两个收发器bank。因此,支持的最大跨度为30个通道。