英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.3.3. xN时钟线

xN时钟线在多个收发器bank组之间进行收发器时钟布线。

master CGB驱动x6时钟线,x6时钟线驱动xN时钟线。有两个xN时钟线:xN Up和xN Down。xN Up时钟线将时钟布线到master CGB上面的收发器bank,xN Down时钟线将时钟布线到master CGB下面的收发器bank。xN时钟线可以在绑定和非绑定配置中使用。对于绑定配置,使用master CGB的低速并行时钟输出,并且旁路每个通道中的local CGB。对于非绑定配置,master CGB对每个通道提供一个高速串行时钟输出。

图 177. xN时钟网络

一个xN时钟网络的最大通道跨度从驱动PLL和master CGB的收发器bank的上面两个收发器bank到下面两个收发器bank。在一个绑定或非绑定xN组中,最多可使用30个通道。

驱动绑定或非绑定模式中的通道时,xN时钟网络所支持的最大数据速率取决于用于驱动收发器bank的电压。