英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

1.2.1. 收发器Bank的体系结构

收发器bank是一个基础单元,包含与器件的高速串行收发器相关的所有功能模块。

除包含66个收发器通道的器件之外,在所有其他器件中每个收发器bank均包含六个收发器通道。包含66个收发器通道的器件中既有包含六个通道的收发器bank,也有包含三个通道的收发器bank。这些器件左右两侧最顶端的收发器bank为包含三个通道的收发器bank。所有其他器件中则仅有包含六个通道的收发器bank。

下面几张图显示了包含每个bank中的锁相环(PLL)和时钟生成模块(CGB)资源的收发器bank的体系结构。

图 12. 三通道GX收发器Bank体系结构


注: 此图是收发器bank体系结构的高级视图。有关可用时钟网络的详细信息,请参考PLL和时钟网络章节。
图 13. 六通道GX收发器Bank体系结构


注: 此图是收发器bank体系结构的高级视图。有关可用时钟网络的详细信息,请参考PLL和时钟网络章节。
图 14. GT收发器Bank体系结构在GT器件中,收发器bank GXBL1E、GXBL1G和GXBL1H均包含GT通道。


注: 此图是收发器bank体系结构的高级视图。有关可用时钟网络的详细信息,请参考PLL和时钟网络章节。
图 15. Bank GXBL1E和GXBL1H的GT收发器Bank体系结构
注: 此图是收发器bank体系结构的高级视图。有关可用时钟网络的详细信息,请参考PLL和时钟网络章节。

收发器通道在FPGA架构和物理介质之间执行所有必需的PHY层功能。收发器通道所需的高速时钟由收发器PLL生成。主时钟生成模块和本地时钟生成模块(CGB)提供了必要的高速串行和低速并行时钟来驱动收发器bank中的非绑定(non-bonded)通道和绑定(bonded)通道。