英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

4.3.1.5. 使用默认模型进行通道的动态重配置

TX通道

列表中的编号对应于下图中的数字。

  1. pll_cal_busytx_cal_busy为低时,置位tx_analogresetpll_powerdowntx_digitalreset
  2. 置位tx_analogreset至少70 μs后,执行动态重配置。
  3. 执行动态重配置后,置低pll_powerdown

    置低tx_analogreset。此步骤可在置低pll_powerdown的同时或之后执行。

  4. TX PLL获得锁定后,pll_locked信号变高。置低tx_analogreset后,等待至少70 μs再监测pll_locked信号。
  5. pll_locked变高后,置低tx_digitalresettx_analogreset置低后,ttx_digitalreset 信号必须保持置位最少ttx_digitalreset时长。
图 208. 器件操作期间的发送器通道的动态重配置

RX通道

列表中的编号对应于下图中的数字。

  1. 置位rx_analogresetrx_digitalreset。确保rx_cal_busy为低电平。每次置位rx_analogreset时,必须通过置位rx_digitalreset来复位PCS。
  2. 置位rx_analogreset至少70 μs后,执行动态重配置。
  3. 执行动态重配置后,置低rx_analogreset
  4. CDR获得锁定后,rx_is_lockedtodata信号变高。
  5. 确保rx_is_lockedtodata在置低rx_digitalreset之前要置位tLTD(至少4 μs)。
图 209. 器件操作期间的接收器通道的动态重配置