英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

1.3. 校准

Arria® 10 FPGA包含一个用来补偿工艺偏差(process variations)的专用校准引擎。 该校准引擎可校准收发器的模拟部分,从而使发送器和接收器都能以最佳性能运行。

CLKUSR管脚对校准引擎提供时钟。为了成功完成校准和实现最佳的收发器性能,所有收发器参考时钟和CLKUSR时钟都必须在FPGA配置开始时是自由运行的并保持稳定。

注: 有关CLKUSR电气特征的更多信息,请参考 英特尔 Arria® 10 器件数据表CLKUSR也可以用作FPGA配置时钟。有关CLKUSR管脚的配置要求的更多信息,请参考 Arria® 10 内核架构和通用I/O手册中的 Arria® 10 器件的配置,设计安全和远程系统更新章节。有关校准的更多信息,请参考校准章节。有关CLKUSR管脚要求的更多信息,请参考 英特尔 Arria® 10 GX、GT和SX器件系列管脚连接指南