Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.3.2.1.5. 各种字对齐器模式的字对齐器码型长度

表 155.  各种字对齐器模式的字对齐器码型长度
PCS-PMA接口宽度 支持的字对齐器模式 支持的字对齐器码型长度 rx_std_wa_patternalign行为 rx_syncstatus行为 rx_patterndetect行为
8 Bit slip 8 rx_std_wa_patternalign不影响字对齐。仅当FPGA架构置位的BITSLIP信号切换时,单宽度字对齐器才更新字边界。 N/A N/A
手动 8, 16 字对齐由rx_std_wa_patternalign控制且对该信号边缘敏感。 字对齐器与新的边界对齐时,置位为高电平一个并行时钟周期。 当字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。
10 Bit slip 7 rx_std_wa_patternalign不影响字对齐。仅当FPGA架构置位的BITSLIP信号切换时,单宽度字对齐器才更新字边界。 N/A N/A
手动 7, 10 字对齐由rx_std_wa_patternalign控制且对该信号电平敏感。 字对齐器与新的边界对齐时,置位为高电平一个并行时钟周期。 字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。
确定性延迟(仅限CPRI模式) 10 字对齐由rx_std_wa_patternalign(该信号边缘敏感)控制,且状态机与PMA协同工作以在CPRI和OBSAI应用程序的RX路径上实现确定性延迟。
同步状态机 7, 10 rx_std_wa_patternalign不影响字对齐。 只要满足同步条件就会保持高电平。 当字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。
16 Bit slip 16 rx_std_wa_patternalign不影响字对齐。仅当FPGA架构置位的BITSLIP信号切换时,双宽字对齐器才会更新字边界。 N/A N/A
手动 8, 16, 32 字对齐由rx_std_wa_patternalign的上升沿控制。 字对齐器对齐到字对齐码型之后保持高电平。接收到rx_std_wa_patternalign的上升沿时走低,直到接收新的字对齐码型。 当字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。
20 Bit slip 7 rx_std_wa_patternalign不影响字对齐。仅当FPGA架构置位的BITSLIP信号切换时,双宽字对齐器才会更新字边界。 N/A N/A
手动 7, 10, 20, 40 字对齐由rx_std_wa_patternalign的上升沿控制。 字对齐器对齐到字对齐码型后保持高电平。接收到rx_std_wa_patternalign的上升沿时走低,直到接收新的字对齐码型。 字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。
确定性延迟(仅限 CPRI 模式) 10 字对齐由rx_std_wa_patternalign(该信号边缘敏感)控制,且控制PMA的确定性延迟状态机实现CPRI和OBSAI应用程序RX路径上的确定性延迟。
同步状态机 7, 10, 20 FPGA架构驱动的rx_std_wa_patternalign信号不影响字对齐。 只要满足同步条件就保持高电平。 字对齐码型出现在当前字边界时,置位为高电平一个并行时钟周期。