Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.2.2.10.1. 相位补偿模式

RX FIFO补偿读取时钟与写入时钟之间的相位差。rx_clkout(RX并行低速时钟)为RX FIFO写入侧提供时钟。rx_coreclkin(FPGA 架构时钟)或rx_clkout为RX FIFO读取侧提供时钟。

双宽模式下使用相位补偿时,FPGA数据宽度加倍,以允许 FPGA架构时钟以半速率运行,类似于双宽模式下的TX FIFO相位补偿。

该模式下,RX FIFO的宽度恒定,因而可忽略RX FIFO标记状态。可将tx_enh_data_valid与其连接起来。