Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.10. PLL反馈和级联时钟网络

PLL反馈和级联时钟网络跨越器件的整侧,并用于PLL反馈补偿绑定和PLL级联。

图 131. PLL反馈和级联时钟网络


要支持PLL反馈补偿绑定和PLL级联,存在以下的连接:

  1. fPLL的C计数器输出驱动feedback and cascading clock(反馈和级联时钟)网络。
  2. feedback and cascading clock网络驱动所有PLL的feedback clock输入。
  3. feedback and cascading clock网络驱动所有PLL的reference clock输入。
  4. master CGB’s parallel clock output(主CGB的并行时钟输出)驱动feedback and cascading clock网络。

对于PLL级联,连接(1)和(3)用于将一个PLL的输出连接到另一PLL的参考时钟输入。

Cyclone® 10 GX器件中的收发器支持fPLL到fPLL。级联链中最多仅允许两个PLL。
注: 当fPLL用作级联fPLL(下游fPLL)时,fPLL上需要进行用户重新校准。请参阅“校准”章节中“用户重新校准”小节了解更多信息。

对于PLL反馈补偿绑定,连接(2)和(4)用于将主CGB的并行时钟输出连接到PLL反馈时钟输入端口。

可使用PLL反馈补偿绑定替代xN绑定。PLL反馈补偿和xN绑定配置间的主要区别在于,对于PLL反馈补偿,bonded接口被分解到收发器bank内6个bonded通道的较小组。每个收发器bank(ATX PLL或fPLL)内的PLL用作发送PLL。且所有发送PLL共享相同输入参考时钟。

在xN绑定配置中,每个bonded组使用1个PLL。在PLL反馈补偿绑定中,每个被bonded组跨过的收发器bank使用一个PLL。除了收发器通道和PLL的自然数据率限制外,PLL反馈补偿绑定中无数据率限制。

对于反馈补偿绑定,低速并行时钟必须和PLL的参考时钟的频率相同。

fPLL驱动内核

可使用fPLL驱动FPGA架构。为确保输入参考时钟和fPLL输出时钟之间的相位对齐,需要在整数模式下配置fPLL。进行动态重配置时,请参考下图。

图 132. 小数和非相位对齐
图 133. 整数和相位对齐
图 134. 整数模式相位对齐和外部反馈