仅对英特尔可见 — GUID: ows1486507332816
Ixiasoft
2.2.1. 选择和实例化PHY IP Core
2.2.2. PHY IP Core的配置
2.2.3. 生成PHY IP Core
2.2.4. PLL IP Core的选择
2.2.5. 配置PLL IP Core
2.2.6. PLL IP Core的生成
2.2.7. 复位控制器(Reset Controller)
2.2.8. 创建重配置逻辑
2.2.9. 将PHY IP连接到PLL IP Core和Reset Controller
2.2.10. 连接数据通路(Connect Datapath)
2.2.11. 模拟参数设置
2.2.12. 编译设计
2.2.13. 验证设计功能性
2.7.1. PIPE的收发器通道数据通路
2.7.2. 支持的PIPE特性
2.7.3. 如何连接PIPE Gen1和Gen2模式的TX PLL
2.7.4. 如何在 Cyclone® 10 GX收发器中实现PCI Express (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. 用于PIPE的fPLL IP参数内核设置
2.7.7. 用于PIPE的ATX PLL IP参数设置
2.7.8. 用于PIPE的Native PHY IP端口
2.7.9. 用于PIPE的fPLL端口
2.7.10. 用于PIPE的ATX PLL端口
2.7.11. 如何对PIPE配置布局通道
2.9.1.1. 如何在 Cyclone® 10 GX收发器中实现基本(增强型PCS)收发器配置规则(Basic (Enhanced PCS) Transceiver Configuration Rules)
2.9.1.2. Basic (Enhanced PCS)的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中使能低延迟
2.9.1.4. 增强的PCS FIFO操作
2.9.1.5. TX数据比特滑移(TX Data Bitslip)
2.9.1.6. TX数据极性反转
2.9.1.7. RX数据比特滑移(RX Data Bitslip)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式(Word Aligner Manual Mode)
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移(RX Bit Slip)
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转(RX Bit Reversal)
2.9.2.6. RX字节反转(RX Byte Reversal)
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. Rate Match FIFO Basic (Double Width)模式
2.9.2.9. 8B/10B编码器和解码器(8B/10B Encoder and Decoder)
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在Basic模式下使能低延迟
2.9.2.12. TX比特滑移(TX Bit Slip)
2.9.2.13. TX极性反转
2.9.2.14. TX比特反转(TX Bit Reversal)
2.9.2.15. TX字节反转(TX Byte Reversal)
2.9.2.16. 如何在 Cyclone® 10 GX收发器中实现基本收发器配置规则和带速率匹配的基本收发器配置规则
2.9.2.17. Basic,速率匹配配置的Basic的Native PHY IP参数设置
6.1. 重新配置通道和PLL块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多个重配置Profile
6.5. 嵌入式重配置Streamer
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP核指导型重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改PMA模拟参数
6.13. 端口和参数
6.14. 动态重配置接口跨多个IP块合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Cyclone® 10 GX收发器寄存器映射
8.7.1. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_C10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_C10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
仅对英特尔可见 — GUID: ows1486507332816
Ixiasoft
3.10. PLL反馈和级联时钟网络
PLL反馈和级联时钟网络跨越器件的整侧,并用于PLL反馈补偿绑定和PLL级联。
图 131. PLL反馈和级联时钟网络
要支持PLL反馈补偿绑定和PLL级联,存在以下的连接:
- fPLL的C计数器输出驱动feedback and cascading clock(反馈和级联时钟)网络。
- feedback and cascading clock网络驱动所有PLL的feedback clock输入。
- feedback and cascading clock网络驱动所有PLL的reference clock输入。
- master CGB’s parallel clock output(主CGB的并行时钟输出)驱动feedback and cascading clock网络。
对于PLL级联,连接(1)和(3)用于将一个PLL的输出连接到另一PLL的参考时钟输入。
Cyclone® 10 GX器件中的收发器支持fPLL到fPLL。级联链中最多仅允许两个PLL。
注: 当fPLL用作级联fPLL(下游fPLL)时,fPLL上需要进行用户重新校准。请参阅“校准”章节中“用户重新校准”小节了解更多信息。
对于PLL反馈补偿绑定,连接(2)和(4)用于将主CGB的并行时钟输出连接到PLL反馈时钟输入端口。
可使用PLL反馈补偿绑定替代xN绑定。PLL反馈补偿和xN绑定配置间的主要区别在于,对于PLL反馈补偿,bonded接口被分解到收发器bank内6个bonded通道的较小组。每个收发器bank(ATX PLL或fPLL)内的PLL用作发送PLL。且所有发送PLL共享相同输入参考时钟。
在xN绑定配置中,每个bonded组使用1个PLL。在PLL反馈补偿绑定中,每个被bonded组跨过的收发器bank使用一个PLL。除了收发器通道和PLL的自然数据率限制外,PLL反馈补偿绑定中无数据率限制。
对于反馈补偿绑定,低速并行时钟必须和PLL的参考时钟的频率相同。
fPLL驱动内核
可使用fPLL驱动FPGA架构。为确保输入参考时钟和fPLL输出时钟之间的相位对齐,需要在整数模式下配置fPLL。进行动态重配置时,请参考下图。
图 132. 小数和非相位对齐
图 133. 整数和相位对齐
图 134. 整数模式相位对齐和外部反馈