Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.2.2.1. RX变速器、RX Bitslip和极性反转

RX变速器可使PMA数据宽度适应PCS通道的较大总线宽度(加速器扩展)。它支持不同的比率(PCS-PMA接口宽度:FPGA 架构–PCS接口宽度),例如,32:66、40:66、32:67、32:64、40:40、32:32、64:64、67:64和66:64,并支持位滑动(Bitslip,bit slipping)功能。

当使能RX块同步器或rx_bitslip可进行移位字边界时, RX bitslip开启。在RX块同步器的bitslip信号上升沿或来自FPGA架构的rx_bitslip中,字边界移位一个串行位或1UI。每个位滑动从接收数据中移除最早接收的位。

图 184. RX Bitslip rx_bitslip被切换两次,从而将rx_parallel_data边界移位两位。

接收器变速器可反转传入数据的极性。如果在电路板或背板布局上反转接收器信号则非常有用。通过Native PHY IP Parameter Editor使能极性反转。

数据有效生成逻辑对变速箱的操作至关重要。每个数据块都附有rx_enh_data_valid数据有效信号,该信号“认定”数据块有效或无效。数据有效切换码型取决于数据宽度转换比率。例如,如宽度为66:40,数据有效信号在33个周中的20个周期或3个周期中的2个周期为高电平,且该码型每33个rx_clkout RX低速并行时钟周期重复一次。