Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.2.1.8. TX变速器、TX Bitslip和极性反转

TX变速器可使PCS数据宽度适应PCS-PMA接口的较小总线宽度(Gearbox Reduction,变速器减速)。它支持不同的比率(FPGA架构-PCS接口宽度:PCS-PMA接口宽度)例如66:32、66:40、64:32、40:40、32:32、64:64、67:64和66:64。变速器多路复用器根据变速器比率和数据有效控制信号从输入数据总线中选择一组连续的位。

TX变速器还具有bitslip功能,可调节通道之间的数据偏斜。TX 并行数据被传递给PMA之前,先在tx_enh_bitslip上升沿滑动。支持的bitslip的最大数量是PCS数据宽度-1,且滑动方向是从MSB到LSB以及从当前字到上一个字。

图 183. TX Bitslip tx_enh_bitslip = 2且减速器的PCS宽度为67


可使用发送器数据极性反转,将发送器路径中发送到串化器的输入数据字的每个位进行极性反转。该反转功能与对换差分TX 缓冲器的正负信号有相同效果。如果在电路板或背板布局上对这些信号进行反转,则非常有用。请通过Native PHY IP 参数编辑器使能极性反转。