Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.2.1.1.1. 相位补偿(Phase Compensation)模式

相位补偿模式下,TX Core FIFO可去耦tx_coreclkinPCS_clkout_x2(tx)之间的相位变化。该模式下,TX Core FIFO的读写可由异步时钟源中且必须是相同频率的时钟驱动。可使用tx_coreclkin(FPGA架构时钟)或tx_clkout1(TX并行时钟)对TX Core FIFO写入侧提供时钟。

注: 相位补偿模式中,TX并行数据对每个低速时钟周期有效,且tx_enh_data_valid信号应与1'b1连接。
注: 还可在双速率传输模式下使用相位补偿,其中FPGA架构数据宽度加倍,以允许FPGA架构时钟以半速率运行。在Native PHY IP参数编辑器中设置双速率传输模式。有关在使用FIFO单倍和双倍速率传输模式时时钟频率的详细信息,请参阅PLL和时钟网络章节的“发送器数据路径接口时钟”和“接收器数据路径接口时钟”部分,了解关于使用FIFO单倍或双倍速率传输模式的详细信息。