Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

5.3.1.1. TX FIFO(Enhanced PCS和Gen2 PCS间共享)

发送器PCS和FPGA架构间的TX FIFO接口,可确保数据和状态信号的可靠传输。 并对FPGA时钟和tx_clkout (低速并行时钟)间的相位差进行补偿。TX FIFO的深度为8并可运行于低延迟模式、寄存器模式和快速寄存器模式。
图 192. TX FIFO结构图


可使用tx_clkouttx_coreclkin控制写端口。tx_clkout信号用于单个信号通道,使用多个通道时可使用tx_coreclkin。TX FIFO与PCIe Gen2和Enhanced PCS数据路径共享。