Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

6.15.2.2. 控制和状态寄存器

控制和状态寄存器是可选的寄存器,用于存储映射一些Native PHY和PLL的状态输出,以及控制对其输入。

适用于Native PHY IP核的控制和状态寄存器如下。

表 179.  Native PHY IP核的控制寄存器
地址 类型 寄存器 说明
0x2E0[0] RW set_rx_locktodata set_rx_locktodata信号置位到接收器。1'b1设置ADME set_rx_locktodata寄存器。参看override_set_rx_locktodata
0x2E0[1] RW set_rx_locktoref set_rx_locktoref信号置位到接收器。1'b1设置ADME set_rx_locktoref寄存器。参看override_set_rx_locktoref行如下。
0x2E0[2] RW override_set_rx_locktodata 选择接收器是否听从ADME set_rx_locktodata寄存器或rx_set_locktodata端口。1'b1表明接收器听从ADME set_rx_locktodata寄存器。
0x2E0[3] RW override_set_rx_locktoref 选择接收器是否听从AMDE set_rx_locktoref寄存器或rx_set_locktoref端口。1'b1表明接收器听从ADME set_rx_locktoref寄存器。
0x2E1[0] RW rx_seriallpbken 使能收发器中的rx_seriallopbken功能。1’b1使能反向串行环回。
0x2E2[0] RW rx_analogreset 设置为覆盖后,驱动rx_analogreset
0x2E2[1] RW rx_digitalreset 设置为覆盖后,驱动rx_digitalreset
0x2E2[2] RW tx_analogreset 设置为覆盖后,驱动tx_analogreset
0x2E2[3] RW tx_digitalreset 设置为覆盖后,驱动tx_digitalreset
0x2E2[4] RW override_rx_analogreset 选择接收器是否听从ADME rx_analogreset寄存器或rx_analogreset端口。1'b1表示接收器听从ADME rx_analogreset寄存器。
0x2E2[5] RW override_rx_digitalreset 选择接收器是否听从ADME rx_digitalreset寄存器或rx_digitalreset端口。1'b1表明接收器听从ADME rx_digitalreset寄存器。
0x2E2[6] RW override_tx_analogreset 选择接收器是否听从ADME tx_analogreset寄存器或tx_analogreset端口。1'b1表明接收器听从ADME tx_analogreset寄存器。
0x2E2[7] RW override_tx_digitalreset 选择接收器是否听从ADME tx_digitalreset寄存器或tx_digitalreset端口。1'b1表明接收器听从ADME tx_digitalreset寄存器。
表 180.  Native PHY IP核的状态寄存器
地址 类型 寄存器 说明
0x280[0] RO rx_is_lockedtodata 显示当前通道rx_is_lockedtodata信号的状态。1’b1表示接收器锁定到传入数据。
0x280[1] RO rx_is_lockedtoref 显示当前通道rx_is_lockedtoref信号的状态。1’b1表示接收器锁定到参考时钟。
0x281[0] RO tx_cal_busy 显示发送器校准状态的情况。1’b1表示发送器校准正在进行中。
0x281[1] RO rx_cal_busy 显示了接收器校准状态的情况。1’b1表明接收器校准正在进行中。
0x281[2] RO avmm_busy 显示内部配置总线仲裁的状态。1’b1表示PreSICE具有对内部配置总线的控制。1'b0表示用户具有对内部配置总线的控制。请参阅仲裁部分了解更多详细信息。关于校准寄存器和执行用户重校准的更多详细信息,请参阅校准章节。

适用于PLL IP核的控制和状态寄存器如下。

表 181.  PLL IP核的控制寄存器
地址 类型 寄存器 说明
0x2E0[0] RW pll_powerdown 设置为Override后,驱动PLL powerdown。
0x2E0[1] RW override_pll_powerdown 选择接收器是否听从ADME pll_powerdown寄存器或pll_powerdown端口。1'b1表示接收器将会听从ADME pll_powerdown
表 182.  PLL IP核的状态寄存器
地址 类型 寄存器 说明
0x280[0] RO pll_locked 标示PLL是否被锁定。1'b1表示PLL已锁定。
0x280[1] RO pll_cal_busy 标示校准状态。1'b1表示PLL当前正在校准中。
0x280[2] RO avmm_busy 显示内部配置总线仲裁的状态。1’b1表示PreSICE具有对内部配置总线的控制。1'b0表示用户具有对内部配置总线的控制。请参阅仲裁部分了解更多详细信息。