仅对英特尔可见 — GUID: idj1486507552532
Ixiasoft
2.2.1. 选择和实例化PHY IP Core
2.2.2. PHY IP Core的配置
2.2.3. 生成PHY IP Core
2.2.4. PLL IP Core的选择
2.2.5. 配置PLL IP Core
2.2.6. PLL IP Core的生成
2.2.7. 复位控制器(Reset Controller)
2.2.8. 创建重配置逻辑
2.2.9. 将PHY IP连接到PLL IP Core和Reset Controller
2.2.10. 连接数据通路(Connect Datapath)
2.2.11. 模拟参数设置
2.2.12. 编译设计
2.2.13. 验证设计功能性
2.7.1. PIPE的收发器通道数据通路
2.7.2. 支持的PIPE特性
2.7.3. 如何连接PIPE Gen1和Gen2模式的TX PLL
2.7.4. 如何在 Cyclone® 10 GX收发器中实现PCI Express (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. 用于PIPE的fPLL IP参数内核设置
2.7.7. 用于PIPE的ATX PLL IP参数设置
2.7.8. 用于PIPE的Native PHY IP端口
2.7.9. 用于PIPE的fPLL端口
2.7.10. 用于PIPE的ATX PLL端口
2.7.11. 如何对PIPE配置布局通道
2.9.1.1. 如何在 Cyclone® 10 GX收发器中实现基本(增强型PCS)收发器配置规则(Basic (Enhanced PCS) Transceiver Configuration Rules)
2.9.1.2. Basic (Enhanced PCS)的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中使能低延迟
2.9.1.4. 增强的PCS FIFO操作
2.9.1.5. TX数据比特滑移(TX Data Bitslip)
2.9.1.6. TX数据极性反转
2.9.1.7. RX数据比特滑移(RX Data Bitslip)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式(Word Aligner Manual Mode)
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移(RX Bit Slip)
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转(RX Bit Reversal)
2.9.2.6. RX字节反转(RX Byte Reversal)
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. Rate Match FIFO Basic (Double Width)模式
2.9.2.9. 8B/10B编码器和解码器(8B/10B Encoder and Decoder)
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在Basic模式下使能低延迟
2.9.2.12. TX比特滑移(TX Bit Slip)
2.9.2.13. TX极性反转
2.9.2.14. TX比特反转(TX Bit Reversal)
2.9.2.15. TX字节反转(TX Byte Reversal)
2.9.2.16. 如何在 Cyclone® 10 GX收发器中实现基本收发器配置规则和带速率匹配的基本收发器配置规则
2.9.2.17. Basic,速率匹配配置的Basic的Native PHY IP参数设置
6.1. 重新配置通道和PLL块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多个重配置Profile
6.5. 嵌入式重配置Streamer
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP核指导型重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改PMA模拟参数
6.13. 端口和参数
6.14. 动态重配置接口跨多个IP块合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Cyclone® 10 GX收发器寄存器映射
8.7.1. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_C10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_C10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
仅对英特尔可见 — GUID: idj1486507552532
Ixiasoft
6.15.2.2. 控制和状态寄存器
控制和状态寄存器是可选的寄存器,用于存储映射一些Native PHY和PLL的状态输出,以及控制对其输入。
适用于Native PHY IP核的控制和状态寄存器如下。
地址 | 类型 | 寄存器 | 说明 |
---|---|---|---|
0x2E0[0] | RW | set_rx_locktodata | 将set_rx_locktodata信号置位到接收器。1'b1设置ADME set_rx_locktodata寄存器。参看override_set_rx_locktodata。 |
0x2E0[1] | RW | set_rx_locktoref | 将set_rx_locktoref信号置位到接收器。1'b1设置ADME set_rx_locktoref寄存器。参看override_set_rx_locktoref行如下。 |
0x2E0[2] | RW | override_set_rx_locktodata | 选择接收器是否听从ADME set_rx_locktodata寄存器或rx_set_locktodata端口。1'b1表明接收器听从ADME set_rx_locktodata寄存器。 |
0x2E0[3] | RW | override_set_rx_locktoref | 选择接收器是否听从AMDE set_rx_locktoref寄存器或rx_set_locktoref端口。1'b1表明接收器听从ADME set_rx_locktoref寄存器。 |
0x2E1[0] | RW | rx_seriallpbken | 使能收发器中的rx_seriallopbken功能。1’b1使能反向串行环回。 |
0x2E2[0] | RW | rx_analogreset | 设置为覆盖后,驱动rx_analogreset。 |
0x2E2[1] | RW | rx_digitalreset | 设置为覆盖后,驱动rx_digitalreset。 |
0x2E2[2] | RW | tx_analogreset | 设置为覆盖后,驱动tx_analogreset。 |
0x2E2[3] | RW | tx_digitalreset | 设置为覆盖后,驱动tx_digitalreset。 |
0x2E2[4] | RW | override_rx_analogreset | 选择接收器是否听从ADME rx_analogreset寄存器或rx_analogreset端口。1'b1表示接收器听从ADME rx_analogreset寄存器。 |
0x2E2[5] | RW | override_rx_digitalreset | 选择接收器是否听从ADME rx_digitalreset寄存器或rx_digitalreset端口。1'b1表明接收器听从ADME rx_digitalreset寄存器。 |
0x2E2[6] | RW | override_tx_analogreset | 选择接收器是否听从ADME tx_analogreset寄存器或tx_analogreset端口。1'b1表明接收器听从ADME tx_analogreset寄存器。 |
0x2E2[7] | RW | override_tx_digitalreset | 选择接收器是否听从ADME tx_digitalreset寄存器或tx_digitalreset端口。1'b1表明接收器听从ADME tx_digitalreset寄存器。 |
地址 | 类型 | 寄存器 | 说明 |
---|---|---|---|
0x280[0] | RO | rx_is_lockedtodata | 显示当前通道rx_is_lockedtodata信号的状态。1’b1表示接收器锁定到传入数据。 |
0x280[1] | RO | rx_is_lockedtoref | 显示当前通道rx_is_lockedtoref信号的状态。1’b1表示接收器锁定到参考时钟。 |
0x281[0] | RO | tx_cal_busy | 显示发送器校准状态的情况。1’b1表示发送器校准正在进行中。 |
0x281[1] | RO | rx_cal_busy | 显示了接收器校准状态的情况。1’b1表明接收器校准正在进行中。 |
0x281[2] | RO | avmm_busy | 显示内部配置总线仲裁的状态。1’b1表示PreSICE具有对内部配置总线的控制。1'b0表示用户具有对内部配置总线的控制。请参阅仲裁部分了解更多详细信息。关于校准寄存器和执行用户重校准的更多详细信息,请参阅校准章节。 |
适用于PLL IP核的控制和状态寄存器如下。
地址 | 类型 | 寄存器 | 说明 |
---|---|---|---|
0x2E0[0] | RW | pll_powerdown | 设置为Override后,驱动PLL powerdown。 |
0x2E0[1] | RW | override_pll_powerdown | 选择接收器是否听从ADME pll_powerdown寄存器或pll_powerdown端口。1'b1表示接收器将会听从ADME pll_powerdown。 |
地址 | 类型 | 寄存器 | 说明 |
---|---|---|---|
0x280[0] | RO | pll_locked | 标示PLL是否被锁定。1'b1表示PLL已锁定。 |
0x280[1] | RO | pll_cal_busy | 标示校准状态。1'b1表示PLL当前正在校准中。 |
0x280[2] | RO | avmm_busy | 显示内部配置总线仲裁的状态。1’b1表示PreSICE具有对内部配置总线的控制。1'b0表示用户具有对内部配置总线的控制。请参阅仲裁部分了解更多详细信息。 |