Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.2.3. PLL级联作为输入参考时钟源

该模式下,一个PLL的输出驱动另一PLL的参考时钟输入。PLL级联可通过单个PLL解决方案生成通常无法实现的频率输出。PLL级联中,PLL输出被连接到反馈和级联时钟网络。 Cyclone® 10 GX器件中的收发器支持fPLL到fPLL级联,且级联链中最多允许两个fPLL。
注:
  • 要成功完成校准处理,驱动PLL(ATX PLL、fPLL、CDR/CMU PLL)的参考时钟必须在FPGA配置开始时保持稳定并自由运行。否则,将需要重新配置。
  • 当fPLL被用作级联fPLL(下游fPLL)时,需要对用户对fPLL进行重新校准。请参阅“校准”章节中的“用户重校准”部分了解更多信息。