Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.2. 输入参考时钟源

发送器PLL和时钟数据恢复(CDR)模块需要一个输入参考时钟源以生成收发器操作所需的时钟。该输入参考时钟必须在器件上电时保持稳定并且自由运行,以实现正确的PLL校准。

Cyclone® 10 GX收发器PLL有5个可能的输入参考时钟源,具体取决于抖动要求:

  • 专用参考时钟管脚
  • 参考时钟网络
  • 带有PLL级联的另一fPLL输出
  • 接收器输入管脚
  • 全局时钟或内核时钟 27

要获得最佳抖动性能,Intel建议将参考时钟尽可能靠近发送PLL放置。对于数据速率> 10 Gbps的协议抖动合规,请将参考时钟管脚置于与发送PLL相同的三元组中。以下协议要求将参考时钟放置在与发送PLL相同的bank中。

  • OC-192和10 GPON
注: 为获得最佳性能,建议发送PLL的参考时钟来自相同bank中的专用参考时钟管脚。
图 119. 输入参考时钟源
注: 要成功完成校准处理,驱动PLL(ATX PLL、fPLL、CDR/CMU PLL)的参考时钟必须在FPGA配置开始时保持稳定并自由运行。否则,就需要重新校准。
27 不适用于CMU。