Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

4.4. 使用收发器PHY复位控制器

收发器PHY复位控制器是一个可配置的IP核,主要复位收发器以响应PLL锁定活动。使用此IP核就无需创建您自己的用户编码复位控制器。 可为此IP核定义一个定制复位序列。还可修改由此IP核生成的明码Verilog HDL文件以实现定制复位逻辑。

收发器PHY复位控制器处理所有收发器复位序列并支持如下选项:

  • 单独或共享复位控制以每通道响应PLL锁定活动。
  • 分隔对TX和RX通道以及对PLL的控制
  • 复位输入的同步
  • PLL锁定状态输入的迟滞
  • 可配置的复位时序
  • 响应PLL失锁的自动或手动复位恢复模式

如果收发器PHY复位控制器IP不符合您的要求,尤其是需要单独复位收发器通道时,就应该创建您自己的复位控制器。下图显示了收发器PHY复位控制器在设计中的典型用途,其中包括一个收发器PHY实例和发送PLL。

图 158. 收发器PHY复位控制器系统结构图


收发器PHY复位控制器IP核与收发器PHY和发送PLL连接。收发器PHY复位控制器IP核接收来自Transceiver PHY和Transmit PLL的状态。并基于状态信号或复位输入,生成到Transceiver PHY和TX PLL的TX和RX复位信号。

tx_ready信号标示TX PMA是否退出复位状态,TX PCS是否已预备发送数据。rx_ready信号标示RX PMA是否退出复位状态,RX PCS是否已预备接收数据。必须监测这些信号以确定发送器和接收器何时脱离复位序列。