Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

7. 校准

收发器包括模拟模块及数字模块,它们需要校准以补偿工艺、电压和温度(PVT)变化。 Cyclone® 10 GX收发器使用硬化精密信号完整性校准引擎(PreSICE)来执行校准程序。

上电校准(Power-up Calibration)和用户重校准(User Recalibration)是主要校准类型。

  • 器件上电时自动进行上电校准。并在器件配置期间运行。
  • 如果执行动态重配置,则必须执行User Recalibration。此情况下,您需确保使能所需的校准序列。
注:
  • 如需重新配置ATX PLL,请使用TX PLL切换模式或使用局部时钟分频器以实现新的数据速率并避免重配置ATX PLL。
  • 如果正在重新校准fPLL,则遵循PLL和Clock网络时钟章节中”使用ATX PLL和fPLL时的发送PLL间距指南"部分所述的ATX PLL-to-ATX PLL或fPLL-to-ATX PLL间距指南。

Cyclone® 10 GX器件使用CLKUSR为收发器校准提供时钟。为成功完成校准处理,在FPGA配置起始阶段,CLKUSR时钟必须符合规范,保持稳定并能自由运行。此外,所有驱动收发器PLL(ATX PLL、fPLL、CDR/CMU PLL)的参考时钟在FPGA配置的起始阶段都必须保持稳定且能自由运行。关于CLKUSR管脚要求的更多信息,请参阅 Cyclone® 10 GX GX、GT和SX 器件系列管脚连接指南