Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

7.2.1. Avalon-MM接口仲裁寄存器

表 188.  Avalon-MM接口仲裁寄存器
Bit 偏移地址 说明
[0] 0x031 该位仲裁Avalon-MM接口的控制。
  • 将该位设置为0,以请求用户对内部配置总线的控制。
  • 将该位设置为1,将内部配置总线控制返还PreSICE。
[1] 0x0 该位标示校准是否完成。此为反转的cal_busy信号。可对该位写入;但如果未使能0x100中的任何校准位而意外地写入0x0,则PreSICE可能不会将此位设置为0x1,并且cal_busy将会保持高电平。如果cal_busy连接到复位控制器,则触发通道复位。
Read时:
  • 1'b1:校准完成
  • 1'b0:校准未完成
Write时:
  • 1'b1:如果用户不想触发校准(有bit-0 1'b0或1'b1)
  • 1'b0: 要触发校准(通过将1'b1写入bit-0)

将0x0写入该位后,cal_busy信号2个时钟周期有效。

注: 校准期间,当 Nios® (PreSICE)控制内部配置总线时,无法读取0x0。但可将0x0写入偏移地址0x0[0]请求总线访问权限。
31 收发器通道、ATX PLL和fPLL使用同一偏移地址。