仅对英特尔可见 — GUID: sxf1486506930025
Ixiasoft
仅对英特尔可见 — GUID: sxf1486506930025
Ixiasoft
2.4.2. 常规参数和数据通道参数
您可以通过指定参数值来自定义Native PHY IP core的实例。在Parameter Editor中,参数值是按照每种功能模块及功能进行组织的:
- 常规,通用PMA选项和数据通路选项
- TX PMA
- RX PMA
- 标准PCS
- 增强PCS
- PCS直接数据通路
- 动态重配置
- 模拟PMA设置(可选的)
- 生成选项
参数 | 值 | 说明 |
---|---|---|
Message level for rule violations | error warning |
指定参数违规的消息等级。选择error将导致所有违规防止IP生成。选择warning将所有违规显示成消息窗口中的告警信息,即便出现违规也允许IP生成。 |
VCCR_GXB and VCCT_GXB supply voltage for the Transceiver | 0_9V, 1_0V |
选择收发器的VCCR_GXB和VCCT_GXB电源电压。
注: 此选项仅用于GUI规则违规。在您的静态设计中使用Quartus Prime Setting File (.qsf) assignments设置此参数。
|
Transceiver Link Type | sr, lr |
选择收发器链路的类型。sr-Short Reach (芯片到芯片通信),lr-Long Reach (背板通信)。
注: 此选项仅用于GUI规则违规。在您的静态设计中使用Quartus Prime Setting File (.qsf) assignments设置此参数。
|
Transceiver configuration rules | User Selection |
指定收发器的有效配置规则。 此参数指定配置规则,Parameter Editor根据该配置规则检查对指定协议的PMA和PCS参数设置。根据所选的收发器配置规则,Parameter Editor验证您选择的参数和选项,并对所有无效设置生成相关的错误消息。 要确定对协议选择的收发器配置规则,请参考 Transceiver Configuration Rule Parameters表来了解关于每个收发器配置规则的详细信息。 此参数用于规则检查,而不是一个preset。您需要对协议实现设置全部参数。 |
PMA configuration rules | Basic SATA/SAS GPON |
指定PMA的配置规则。 除了SATA和GPON,对所有其他协议模式选择Basic。 仅当Transceiver configuration rule设置为Basic/Custom (Standard PCS)时才能使用SATA (Serial ATA)。 仅当Transceiver configuration rule设置为Basic (Enhanced PCS)时才能使用GPON。 |
Transceiver mode | TX/RX Duplex TX Simplex RX Simplex |
指定收发器的操作模式。
默认值是TX/RX Duplex。 |
Number of data channels | 1 – <n> | 指定要实现的收发器通道数量。最大通道数(<n>)取决于所选封装。 默认值为1。 |
Data rate | < valid Transceiver data rate > | 指定数据速率,单位是Mbps。 |
Enable datapath and interface reconfiguration | On/Off | 开启此选项,您可以预配置并在Standard PCS,Enhanced PCS和PCS直接数据通路之间动态切换。 默认值是Off。 |
Enable simplified data interface | On/Off | 默认情况下,所有128比特都是tx_parallel_data的端口,并且rx_parallel_data总线是显露的。您必须了解接口内数据和控制信号的映射。有关数据和控制信号映射的详细信息,请参阅增强型PCS TX和RX控制端口部分。 开启此选项时,Native PHY IP core显示一个FPGA架构与收发器之间的简化数据和控制接口。只有用于特定FPGA架构的128-bits的子集才是端口。 默认值为Off 。 9 |
Provide separate interface for each channel | On/Off | 选择时,Native PHY IP core为每个通道提供单独的数据,复位和时钟接口,而不是宽总线。 |
收发器配置设置 | 说明 |
---|---|
Basic/Custom (Standard PCS) | 在Standard PCS中执行一套标准规则。选择这些规则在Standard PCS中实现需要模块的定制协议,或者其它配置规则中不涵盖的协议。 |
Basic/Custom w /Rate Match (Standard PCS) | 在Standard PCS中执行一套标准规则,包括Rate Match FIFO的规则。选择这些规则在Standard PCS中实现需要模块的定制协议,或者其它配置规则中不涵盖的协议。 |
CPRI (Auto) | 执行CPRI协议所要求的规则。接收器字对齐器模式设置为Auto。在Auto模式下,字对齐设置为确定性延迟。 |
CPRI (Manual) | 执行CPRI协议所要求的规则。接收器字对齐器模式设置为Manual。在Manual模式下,FPGA架构中的逻辑控制字对齐器。 |
GbE | 执行1 Gbps Ethernet (1 GbE)协议所要求的规则。 |
GbE 1588 | 执行支持IEEE 1588 Standard中定义的精密时间协议(PTP)的1 GbE协议所要求的规则。 |
Gen1 PIPE | 执行Gen1 PCIe ® PIPE接口所要求的协议,此接口能够连接一个soft MAC和Data Link Layer。 |
Gen2 PIPE | 执行Gen2 PCIe PIPE接口所要求的协议,此接口能够连接一个soft MAC和Data Link Layer。 |
Basic (Enhanced PCS) | 在Enhanced PCS中执行一套标准规则。选择这些规则在Enhanced PCS中实现需要模块的定制协议,或者其他配置规则中不涵盖的协议。 |
Interlaken | 执行Interlaken协议所要求的规则。 |
10GBASE-R | 执行10GBASE-R协议所要求的规则。 |
10GBASE-R 1588 | 执行1588使能的10GBASE-R协议所要求的规则。 |
PCS Direct | 执行PCS Direct模式所要求的规则。在此配置下,数据流经PCS通道,但所有内部PCS模块都被旁路。如果需要,在FPGA架构中能够实现PCS功能。 |