Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.11.3. PLL级联实现

PLL级联中,the output of the 首个PLL输出将输入参考时钟输入到第二个PLL。

例如,如果输入参考时钟具有固定频率,并且所需数据传输速率不是输入参考时钟的整数倍,则可使用首个PLL生成正确的参考时钟频率。这个输出被作为输入参考时钟输入到第二个PLL。第二个PLL为所需数据速率生成要求的时钟频率。

Cyclone® 10 GX器件中的收发器支持fPLL到fPLL级联。级联链中仅允许最多两个PLL。
注: 当fPLL用作级联fPLL(下游fPLL)时,需要在fPLL上进行用户重新校准。请参阅“用户重新校准”部分获得更多信息。
图 142. PLL级联

实现fPLL至fPLL级联的步骤:

  1. 例化fPLL IP核
  2. Parameter Editor中对fPLL IP核进行如下配置设置:
    • fPLL Mode设置为Cascade Source
    • 设置Desired output clock frequency
  3. 例化fPLL IP核(PLL级联配置中的第二个PLL)。
  4. 配置第二fPLL IP核以获得所需数据率和参考时钟频率。将第二fPLL的参考时钟频率设置到与第一fPLL的输出频率相同。
  5. 将fPLL IP核(级联源)连接到fPLL IP核(收发器PLL),如上如所示。确保实现下列连接:
    • fPLL有一个输出端口hssi_pll_cascade_clk。将此端口连接到第二fPLL的pll_refclk0端口。
  6. 将源(上游)fPLL带宽设置为Low,将目标(下游)fPLL带宽设置为High。
  7. 如果输入参考时钟在器件上电时可用,则第一PLL将在上电校准期间进行校准。需要重新校准第二PLL。请参阅用户重校准部分。如果输入参考时钟在器件上电时不可用,则重新对第一个PLL进行校准。校准第一PLL后,再重新校准第二个PLL。
注: Native PHY实例无需特殊配置。