仅对英特尔可见 — GUID: off1486507144810
Ixiasoft
仅对英特尔可见 — GUID: off1486507144810
Ixiasoft
2.7. PCI Express (PIPE)
您可以使用 Cyclone® 10 GX收发器对2.5 Gbps数据速率的Gen1和5.0Gbps数据速率的Gen2实现一个完整的PCI Express解决方案。
可以下面的方法之一来配置收发器以实现PCIe功能性:
- Cyclone® 10 GX Hard IP for PCIe
这是一个包括传输、数据链路和PHY/MAC层的完整的PCIe解决方案。Hard IP解决方案包含专用硬核逻辑,它连接到收发器PHY接口。
- PIPE Gen1/Gen2收发器配置规则下的Native PHY IP Core
使用Native PHY IP Core配置PCIe模式下的收发器以访问PIPE接口(通常称作收发器中的PIPE模式)。此模式使您能够将收发器连接到第三方MAC,创建一个完整的PCIe解决方案。
PIPE规范(2.0版)提供了与PCIe兼容的物理层的实现的详细信息。Native PHY IP Core for PIPE Gen1 and Gen2支持×1、×2或×4操作以实现从2到16Gbps的整个传输带宽。在x1配置中,每个通道的PCS和PMA模块被提供时钟并且单独地复位。x2和x4配置支持两通道、四通道链路的通道绑定。在这些绑定的通道配置中,所有绑定通道的PCS和PMA模块共享通用时钟和复位信号。
Gen1和Gen2模式使用8B/10B编码,对于总链路带宽有20%开销。Gen1和Gen2模式使用Standard PCS进行操作。
支持 | Cyclone® 10 GX Hard IP for PCI Express | Native PHY IP Core for PCI Express (PIPE) |
---|---|---|
Gen1和Gen2数据速率 | Yes | Yes |
MAC、数据链路和传输层 | Yes | 在FPGA架构中的用户实现 |
收发器接口 | 通过PIPE 2.0接口的Hard IP |
|