Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

4.2. 收发器PHY实现

图 143. 一般性收发器PHY实现

Transceiver Reset Endpoints—收发器PHY IP核包含Transceiver Reset Endpoints(TREs)(收发器复位端点)28

Transceiver Reset Sequencer—Quartus Prime软件检测是否存在TREs,并自动插入一个Transceiver Reset Sequencer(TRS)28。TRE接收来自复位控制器(用户编码或收发器PHY复位控制器)的tx_analogresetrx_analogreset请求。TRE将复位请求发送到TRS以进行调度。TRS调度全部所请求的PMA复位并将它们发回TRE。既可使用收发器PHY复位控制器,也可使用自己的复位控制器。但为了TRS正常工作,必须遵照所要求的时序持续时长。请参阅了解关于所要求的时序持续时长。

注: TRS IP是一个推断模块并在RTL中不可见。因而您无法控制这个模块。
CLKUSR Connection—连接到TRS的时钟必须稳定并自由运行(100-125 MHz)。默认情况下,Quartus Prime软件自动把TRS时钟输入连接到器件上的CLKUSR管脚。如果正在将CLKUSR管脚用于您自己的逻辑(把它驱动到内核),就必须例化altera_a10_xcvr_clock_module
altera_a10_xcvr_clock_module reset_clock (.clk_in(mgmt_clk));

更多关于CLKUSR管脚的信息,请参阅 Cyclone® 10 GX管脚连接指南

注: 要成功完成校准处理,驱动PLL(ATX PLL、fPLL、CDR/CMU PLL)的参考时钟必须在FPGA配置开始时保持稳定并自由运行。否则,就需要重新校准。
28 仅有一个集中式TRS被例化以用于1个或多个Native PHY。