Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

7.2.5.2. 校准状态的PMACapability寄存器

Bit 说明
0x281[5]

PMA通道rx_cal_busy输出使能。上电默认值是0x1。

0x1:只要运行PMA TX或者RX校准运行,rx_cal_busy输出和0x281[1]就被置位为高电平。

0x0:rx_cal_busy输出或者0x281[1]永远不会被置位高为高电平。

0x281[4]

PMA通道tx_cal_busy输出使能。上电默认值是0x1。

0x1:只要运行PMA TX或者RX校准运行,rx_cal_busy输出和0x281[0]就被置位为高电平。

0x0:tx_cal_busy输出或者0x281[0]将永远不会被置位高。

0x281[2] PreSICE Avalon-MM接口控制。不管是否使能或禁用通过PreSICE分离AVMM仲裁状态的reconfig_waitrequest,该寄存器都可用于检查由谁控制总线。

0x1:PreSICE控制内部配置总线。

0x0:用户控制内部配置总线。

0x281[1]

PMA通道rx_cal_busy高电平有效。

0x1:PMA RX校准正在运行。

0x0:PMA RX校准完成。

0x281[0]

PMA通道tx_cal_busy高电平有效。

0x1:PMA TX校准正在运行。

0x0:PMA TX校准完成。

使用PMA 0x281[5:4]分离TX和RX校准繁忙状态。如果不要rx_cal_busy在TX校准期间改变,就必须在总线返还至PreSICE之前,将0x281[5]设置成0x0。由于TX校准,通道RX将不会被复位。如果不要tx_cal_busy在RX校准期间改变,必须要在总线返还PreSICE之前,将0x281[4]设置成0x0。由于RX校准,通道TX将不会被复位。如果意外地将0x00写入0x281[5:4],则用户接口中的tx_cal_busyrx_cal_busy将永远不会高电平有效。任何0x281[1:0]寄存器都不会成高电平。

表 192.  校准状态的ATX PLL Capability寄存器
Bit 说明
0x280[2] PreSICE Avalon-MM接口控制。无论是否使能或禁用通过PreSICE分离AVMM仲裁状态的reconfig_waitrequest,该寄存器都可用于检查由谁控制总线。

0x1:PreSICE控制内部配置总线。

0x0:用户控制内部配置总线。

0x280[1]

ATX PLL pll_cal_busy

0x1:ATX PLL校准正在运行。

0x0:ATX PLL校准完成。

表 193.  校准状态的fPLL Capability寄存器
比特 说明
0x280[2] PreSICE Avalon-MM接口控制。

0x1:PreSICE控制内部配置总线。不管是否使能或禁用通过PreSICE分离AVMM仲裁状态的reconfig_waitrequest,该寄存器都可用于检查由谁控制总线。

0x0:用户控制内部配置总线。

0x280[1]

fPLL pll_cal_busy

0x1:fPLL校准正在运行。

0x0:fPLL校准完成。