Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.4. 时钟生成模块

Cyclone® 10 GX器件中,有两种类型的时钟生成块(CGB):

  • 本地时钟生成块(本地CGB)
  • 主时钟生成块(主CGB)

每个发送器通道都有一个本地时钟生成块(CGB)。对于non-bonded通道配置,由发送PLL生成的串行时钟驱动每个通道的本地CGB。本地CGB生成串行器和PCS所使用的并行时钟。

每个收发器bank中有两个独立的主CGB。主CGB的功能性和每个收发器通道内的本地CGB相同。可使用x6时钟线将主CGB的输出路由到收发器bank内的其他通道。还可使用xN时钟线将主CGB的输出路由到其他收发器bank中的通道。每个发送器通道具有一个多路复用器,以从本地CGB或主CGB选择其时钟源。

图 124. 时钟生成块和时钟网络每个收发器通道的本地时钟可以由通过x1网络的本地CGB提供,或者通过x6/xN网络的主CGB提供。例如,如着红色的路径所示,fPLL 1驱动x1网络,随后驱动主CGB。主CGB之后驱动将时钟路由到本地通道的x6时钟网络。又如着蓝色的路径所示,ATX PLL 0也可以驱动x1时钟网络,并可直接驱动一个通道的本地CGB。这样,低速并行时钟由本地CGB生成。