Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.9.1.2. PLL反馈补偿绑定

在PLL反馈补偿绑定中,基于4通道或6通道收发器bank的物理位置,通道被划分成bonded组。相同6通道收发器bank中的所有通道被分配到相同的bonded组。

PLL反馈补偿绑定中,每个bonded组由其自己的高速串行或低速并行时钟集驱动。每个bonded组有其自己的PLL和主CGB。为保持相同的相位关系,用于不同组的PLL和主CGB需共享相同参考时钟。

如下步骤阐述PLL反馈补偿绑定过程:
  1. 相同输入参考时钟驱动每个3通道或6通道收发器bank中的本地PLL。
  2. 绑定组的本地PLL驱动主CGB。
  3. 主CGB驱动x6时钟线。主CGB通过x6时钟网络驱动绑定组中的收发器通道。
  4. 主CGB的并行输出是PLL的反馈输入。
  5. 该模式中,所有通道都被相位对齐到相同的输入参考时钟。

PLL反馈补偿绑定相比x6/xN绑定模式的优点

  • 无数据率限制。用于PLL反馈补偿绑定的x6时钟网络可运行至所用器件的最大数据率。

PLL反馈补偿绑定相比x6/xN绑定模式的缺点

  • 与x6/xN绑定相比,使用更多资源。每个收发器bank使用1个PLL和1个主CGB。导致较x6/xN绑定更高的功耗。
  • 较x6/xN邦更高的偏斜。每个收发器bank之间的参考时钟偏斜高于x6/xN绑定中因xN时钟网络产生的偏斜。
  • 由于PLL的反馈时钟来自主CGB而非PLL,因而PLL反馈补偿绑定模式具有参考时钟限制。PLL的N计数器(参考时钟分频器)被旁路,从而导致1个给定数据率仅有1个有效参考时钟频率。
  • 反馈补偿绑定仅支持整数模式。
注: 要最小化PLL反馈补偿绑定的参考时钟偏斜,请使用靠近bonded组中心的参考时钟输入。

x6/xN绑定相比PLL反馈补偿绑定的优势

  • 相比PLL反馈补偿绑定,x6/xN使用较少资源。且仅需1个PLL和1个主CGB可驱动bonded组中的所有通道。
  • x6/xN较PLL反馈补偿绑定具有更低偏斜。