仅对英特尔可见 — GUID: gqa1486507324323
Ixiasoft
2.2.1. 选择和实例化PHY IP Core
2.2.2. PHY IP Core的配置
2.2.3. 生成PHY IP Core
2.2.4. PLL IP Core的选择
2.2.5. 配置PLL IP Core
2.2.6. PLL IP Core的生成
2.2.7. 复位控制器(Reset Controller)
2.2.8. 创建重配置逻辑
2.2.9. 将PHY IP连接到PLL IP Core和Reset Controller
2.2.10. 连接数据通路(Connect Datapath)
2.2.11. 模拟参数设置
2.2.12. 编译设计
2.2.13. 验证设计功能性
2.7.1. PIPE的收发器通道数据通路
2.7.2. 支持的PIPE特性
2.7.3. 如何连接PIPE Gen1和Gen2模式的TX PLL
2.7.4. 如何在 Cyclone® 10 GX收发器中实现PCI Express (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. 用于PIPE的fPLL IP参数内核设置
2.7.7. 用于PIPE的ATX PLL IP参数设置
2.7.8. 用于PIPE的Native PHY IP端口
2.7.9. 用于PIPE的fPLL端口
2.7.10. 用于PIPE的ATX PLL端口
2.7.11. 如何对PIPE配置布局通道
2.9.1.1. 如何在 Cyclone® 10 GX收发器中实现基本(增强型PCS)收发器配置规则(Basic (Enhanced PCS) Transceiver Configuration Rules)
2.9.1.2. Basic (Enhanced PCS)的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中使能低延迟
2.9.1.4. 增强的PCS FIFO操作
2.9.1.5. TX数据比特滑移(TX Data Bitslip)
2.9.1.6. TX数据极性反转
2.9.1.7. RX数据比特滑移(RX Data Bitslip)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式(Word Aligner Manual Mode)
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移(RX Bit Slip)
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转(RX Bit Reversal)
2.9.2.6. RX字节反转(RX Byte Reversal)
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. Rate Match FIFO Basic (Double Width)模式
2.9.2.9. 8B/10B编码器和解码器(8B/10B Encoder and Decoder)
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在Basic模式下使能低延迟
2.9.2.12. TX比特滑移(TX Bit Slip)
2.9.2.13. TX极性反转
2.9.2.14. TX比特反转(TX Bit Reversal)
2.9.2.15. TX字节反转(TX Byte Reversal)
2.9.2.16. 如何在 Cyclone® 10 GX收发器中实现基本收发器配置规则和带速率匹配的基本收发器配置规则
2.9.2.17. Basic,速率匹配配置的Basic的Native PHY IP参数设置
6.1. 重新配置通道和PLL块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多个重配置Profile
6.5. 嵌入式重配置Streamer
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP核指导型重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改PMA模拟参数
6.13. 端口和参数
6.14. 动态重配置接口跨多个IP块合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Cyclone® 10 GX收发器寄存器映射
8.7.1. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_C10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_C10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_C10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_C10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
仅对英特尔可见 — GUID: gqa1486507324323
Ixiasoft
3.9.1.2. PLL反馈补偿绑定
在PLL反馈补偿绑定中,基于4通道或6通道收发器bank的物理位置,通道被划分成bonded组。相同6通道收发器bank中的所有通道被分配到相同的bonded组。
PLL反馈补偿绑定中,每个bonded组由其自己的高速串行或低速并行时钟集驱动。每个bonded组有其自己的PLL和主CGB。为保持相同的相位关系,用于不同组的PLL和主CGB需共享相同参考时钟。
如下步骤阐述PLL反馈补偿绑定过程:
- 相同输入参考时钟驱动每个3通道或6通道收发器bank中的本地PLL。
- 绑定组的本地PLL驱动主CGB。
- 主CGB驱动x6时钟线。主CGB通过x6时钟网络驱动绑定组中的收发器通道。
- 主CGB的并行输出是PLL的反馈输入。
- 该模式中,所有通道都被相位对齐到相同的输入参考时钟。
PLL反馈补偿绑定相比x6/xN绑定模式的优点
- 无数据率限制。用于PLL反馈补偿绑定的x6时钟网络可运行至所用器件的最大数据率。
PLL反馈补偿绑定相比x6/xN绑定模式的缺点
- 与x6/xN绑定相比,使用更多资源。每个收发器bank使用1个PLL和1个主CGB。导致较x6/xN绑定更高的功耗。
- 较x6/xN邦更高的偏斜。每个收发器bank之间的参考时钟偏斜高于x6/xN绑定中因xN时钟网络产生的偏斜。
- 由于PLL的反馈时钟来自主CGB而非PLL,因而PLL反馈补偿绑定模式具有参考时钟限制。PLL的N计数器(参考时钟分频器)被旁路,从而导致1个给定数据率仅有1个有效参考时钟频率。
- 反馈补偿绑定仅支持整数模式。
注: 要最小化PLL反馈补偿绑定的参考时钟偏斜,请使用靠近bonded组中心的参考时钟输入。
x6/xN绑定相比PLL反馈补偿绑定的优势
- 相比PLL反馈补偿绑定,x6/xN使用较少资源。且仅需1个PLL和1个主CGB可驱动bonded组中的所有通道。
- x6/xN较PLL反馈补偿绑定具有更低偏斜。
相关信息