Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

3.6. 发送器数据通路接口时钟

由PLL生成的时钟被用于为通道PMA和PCS块提供时钟。该时钟体系结构与用于标准PCS和强化型PCS的不同。

图 126. 发送器标准PCS和PMA时钟

主或本地CGB对发送器PMA的串行器提供高速串行时钟,且对发送器PCS提供低速并行时钟。

在Standard PC中,对于不使用字节串行器的配置,并行时钟用于所有模块都使用并行时钟直到TX相位补偿FIFO的读取侧。对于使用字节串行器模块的配置,字节串行器和TX相位补偿FIFO的读取侧使用由2或4分频的时钟。时钟(曾用于对TX相位补偿FIFO的读取侧提供时钟)也被转发到FPGA架构,以在FPGA架构和收发器之间提供一个接口。

如果转发到FPGA架构的tx_clkout被用于对相位补偿FIFO的写入侧提供时钟,则FIFO两侧频率差为0 ppm,因为使用的时钟相同。

如果使用异于tx_clkout的时钟对相位补偿FIFO的写入端提供时钟,则必须确保所提供的时钟相对于tx_clkout具有0 ppm频率差。

图 127. 发送器强化型PCS和PMA时钟主CGB或本地CGB对发送器PMA的串行器提供串行时钟,并对发送器PCS提供并行时钟。

Enhanced PCS中,所有模块使用并行时钟直到TX相位补偿FIFO的读取侧。在bonded配置中所有通道的时钟都被转发。您可选择tx_clkout[0]作为内核中TX逻辑的时钟源。

对于强化型PCS,发送器PCS将以下时钟转发到FPGA架构:

tx_clkout用于non-bonded和bonded配置中的每个发送器通道。在bonded配置中,可根据您的内核时序要求使用任何tx_clkout

可以使用下列方法之一对发送器数据路径接口提供时钟:

  • Quartus Prime所选发送器数据通路接口时钟
  • 用户所选发送器数据通路接口时钟