仅对英特尔可见 — GUID: kyr1486506988138
Ixiasoft
仅对英特尔可见 — GUID: kyr1486506988138
Ixiasoft
2.4.8. PMA端口
下表中的变量代表这些参数:
- <n>—通道的数量
- <d>—串化因子
- <s>—符号大小
- <p>—PLL的数量
名称 | 方向 | 时钟域 | 说明 |
---|---|---|---|
tx_serial_data[<n>-1:0] | Input | N/A | 这是TX PMA的串行数据输出。 |
tx_serial_clk0 | Input | Clock | 这是来自TX PLL的串行时钟。此时钟的频率取决于数据速率和时钟分频因子。此时钟仅用于非绑定(non-bonded)通道。对于绑定通道,使用tx_bonding_clocks时钟TX输入。 |
tx_bonding_clocks[<n><6>-1:0] | Input | Clock | 这是一条6-bit总线,承载每个通道的低速并行时钟。这些时钟是主CGB的输出。仅对绑定通道使用这些时钟。 |
可选端口 | |||
tx_serial_clk1 tx_serial_clk2 tx_serial_clk3 tx_serial_clk4 |
Inputs | Clocks | 这些是来自TX PLL的串行时钟。这些时钟的频率取决于数据速率和时钟分频因子。当指定多个TX PLL时使能这些额外的端口。 |
tx_analog_reset_ack | Output | Asynchronous | 使能可选的tx_pma_analog_reset_ack输出。此端口不应该用于寄存器模式数据传输。 |
tx_pma_clkout | Output | Clock | 这是来自TX PMA的低速并行时钟,当在Transceiver Native PHY IP core Parameter Editor中开启Enable tx_pma_clkout 端口时可用。19 |
tx_pma_div_clkout | Output | Clock | 如果tx_pma_div_clkout分频因子指定为1或2,那么此时钟输出产生自PMA并行时钟(低速并行时钟)。如果tx_pma_div_clkout分频因子指定为33,40或66,那么此时钟输出产生自PMA串行时钟。当与TX FIFO连接的接口运行在一个不同于PMA并行时钟频率的速率上时(例如,66:40应用),通常使用此时钟。 |
tx_pma_iqtxrx_clkout | Output | Clock | 在Transceiver Native PHY IP core Parameter Editor中开启Enable tx_pma_iqtxrx_clkout 端口后方可使用此端口。该输出时钟可用于将TX PMA输出时钟级联到PLL的输入。 |
tx_pma_elecidle[<n>-1:0] | Input | Asynchronous | 此信号置位时,发送器被强制进入电气空闲状态。当对PCI Express协议配置收发器时,此端口不起作用。 |
rx_seriallpbken[<n>-1:0] | Input | Asynchronous | 在Transceiver Native PHY IP core Parameter Editor中开启Enable rx_seriallpbken 端口后方可使用此端口。此信号的置位使能收发器内的TX到RX串行环回路径。此信号可以在Duplex或者Simplex模式下使能。如果在Simplex模式下使能,那么您必须在相同源的TX以及RX实例上驱动此信号。否则设计无法编译。 |
名称 | 方向 | 时钟域 | 说明 |
---|---|---|---|
rx_serial_data[<n>-1:0] | Input | N/A | 指定RX PMA的串行数据输入。 |
rx_cdr_refclk0 | Input | Clock | 指定RX时钟数据恢复(CDR)电路的参考时钟输入。 |
可选端口 | |||
rx_cdr_refclk1– rx_cdr_refclk4 | Input | Clock | 指定RX时钟数据恢复(CDR)电路的参考时钟输入。 |
rx_analog_reset_ack | Output | Asynchronous | 使能可选的rx_pma_analog_reset_ack输出。此端口不应该用于寄存器模式数据传输。 |
rx_pma_clkout | Output | Clock | 此时钟是从RX CDR电路恢复的并行时钟。 |
rx_pma_div_clkout | Output | Clock | 解串器生成此时钟。可以使用此时钟驱动内核逻辑, PCS-to-FPGA架构接口,及两者。如果rx_pma_div_clkout分频因子指定为1或2,那么此时钟输出产生自PMA并行时钟(低速并行时钟)。如果rx_pma_div_clkout分频因子指定为33,40或66,那么此时钟输出产生自PMA串行时钟。当与RX FIFO连接的接口运行在一个不同于PMA并行时钟(低速并行时钟)频率的速率上时(例如,66:40应用),通常使用此时钟。 |
rx_pma_iqtxrx_clkout | Output | Clock | 在Transceiver Native PHY IP core Parameter Editor中开启Enable rx_pma_iqtxrx_clkout 端口后方可使用此端口。该输出时钟可用于将RX PMA输出时钟级联到PLL的输入。 |
rx_pma_clkslip | Output | Clock | 置位时,表示解串器已经跳过一个串行比特或者暂停串行时钟一个周期,以实现字对齐。因此,并行时钟的周期在时钟滑动(clock slip)操作期间可被延长1个单元间隔(UI)。 |
rx_is_lockedtodata[<n>-1:0] | Output | rx_clkout | 置位时表明CDR PLL被锁定到输入数据,rx_serial_data。 |
rx_is_lockedtoref[<n>-1:0] | Output | rx_clkout | 置位时表明CDR PLL被锁定到输入参考时钟。 |
rx_set_locktodata[<n>-1:0] | Input | Asynchronous | 此端口提供RX CDR电路的手动控制。 |
rx_set_locktoref[<n>-1:0] | Input | Asynchronous | 此端口提供RX CDR电路的手动控制。 |
rx_seriallpbken[<n>-1:0] | Input | Asynchronous | 在Transceiver Native PHY IP core Parameter Editor中开启Enable rx_seriallpbken 端口后方可使用此端口。此信号的置位使能收发器内的TX到RX串行环回路径。此信号可以在Duplex或者Simplex模式下使能。如果在Simplex模式下使能,那么您必须在相同源的TX以及RX实例上驱动此信号。否则设计无法编译。 |
rx_prbs_done[<n>-1:0] | Output | rx_coreclkin or rx_clkout | 置位时表明验证器已经对齐并采集到连续的PRBS码型,已经对准并捕获连续的PRBS模式,第一次传递多项式完成。 |
rx_prbs_err[<n>-1:0] | Output | rx_coreclkin or rx_clkout | 置位时,仅在rx_prbs_done信号置位后指示一个错误。对出现的每个错误,此信号都会置位3个并行时钟周期。每个字中的错误仅出现一次。 |
rx_prbs_err_clr[<n>-1:0] | Input | rx_coreclkin or rx_clkout | 置位时,清零PRBS码型并置低rx_prbs_done信号。 |
名称 | 方向 | 时钟域 | 说明 |
---|---|---|---|
tx_cal_busy[<n>-1:0] | Output | Asynchronous | 置位时,表示初始TX校准正在进行中。对于初始以及手动重新校准,此信号将在校准期间置位,并在校准完成后置低。在校准完成前,通道必须保持在复位状态。 |
rx_cal_busy[<n>-1:0] | Output | Asynchronous | 置位时,表示初始RX校准正在进行中。对于初始以及手动重新校准,此信号将在校准期间置位,并在校准完成后置低。 |
名称 | 方向 | 时钟域20 | 说明 |
---|---|---|---|
tx_analogreset[<n>-1:0] | Input | Asynchronous | 复位收发器PHY的模拟TX部分。 |
tx_digitalreset[<n>-1:0] | Input | Asynchronous | 复位收发器PHY的数字TX部分。 |
rx_analogreset[<n>-1:0] | Input | Asynchronous | 复位收发器PHY的模拟RX部分。 |
rx_digitalreset[<n>-1:0] | Input | Asynchronous | 复位收发器PHY的数字RX部分。 |