Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

4.5.1. 用户编码复位控制器信号

关于用户编码复位控制器的实现,请参阅下图和列表中的信号来。
图 160. 用户编码复位控制器、收发器PHY和TX PLL交互


表 144.  用户编码复位控制器、收发器PHY和TX PLL信号

信号名称

方向

说明

pll_powerdown

Output

当置位高电平时,复位TX PLL

tx_analogreset

Output

当置位高电平时,复位TX PMA

tx_digitalreset

Output

当置位高电平时,复位TX PCS

rx_analogreset

Output

当置位高电平时,复位RX PMA

rx_digitalreset

Output

当置位高电平时,复位RX PCS

clock

Input

用户编码复位控制器的时钟信号。可使用未与PHY并行时钟同步的系统时钟。输入时钟频率的上限为时序收敛中实现的频率。

pll_cal_busy

Input

该信号高电平标示正在校准PLL。

pll_locked

Input

该信号高电平标示TX PLL被锁定到ref时钟。

tx_cal_busy

Input

这个信号的高电平表明TX校准有效。如果您有多个PLL,则可将它们的pll_cal_busy信号一起进行OR计算。

rx_is_lockedtodata

Input

该信号高电平标示RX CDR处于lock-to-data(LTD)模式。

rx_cal_busy

Input

该信号高电平标示RX校准有效。

rx_is_lockedtoref

Input

该信号的高电平表明RX CDR处于lock-to-reference(LTR)模式。CDR处于LTD模式时,该信号可能会切换或被解除置位。