仅对英特尔可见 — GUID: oib1486507188306
Ixiasoft
仅对英特尔可见 — GUID: oib1486507188306
Ixiasoft
2.7.9. 用于PIPE的fPLL端口
端口 | 方向 | 时钟域 | 说明 |
---|---|---|---|
Pll_powerdown | Input | Asynchronous | 置高时复位PLL。需要连接到Transceiver PHY Reset Controller pll_powerdown输出。 |
Pll_reflck0 | Input | N/A | 参考时钟输入端口0。有五个参考时钟输入端口。可用的参考时钟端口数取决于Number of PLL reference clocks参数。 |
tx_serial_clk | Output | N/A | GX通道的高速串行时钟输出端口。代表x1时钟网络。 对于Gen1x1,Gen2x1,将此端口的输出连接到native PHY IP的tx_serial_clk[5:0]输入。 对于Gen1x2,x4,使用tx_bonding_clocks[5:0]输出端口来连接到Native PHY IP。 对于Gen2x2,x4,使用tx_bonding_clocks输出端口来连接到Native PHY IP。 |
pll_locked | Output | Asynchronous | 高电平有效状态信号,表明PLL是否被锁定。 |
pll_pcie_clk | Output | N/A | 这是PIPE接口所需的hclk。 对于Gen1x1,x2,x4,使用此端口对PIPE接口驱动pipe_hclk_in。 对于Gen2x1,x2,x4,使用此端口对PIPE接口驱动pipe_hclk_in。 |
Pll_cal_busy | Output | Asynchronous | 状态信号,当PLL校准进行时,它被置为高电平。 如果此端口在Transceiver PHY Reset Controller中未被使能,那么需要执行此信号与Native PHY的tx_cal_busy输出信号之间的逻辑OR,以在复位控制器IP上输入tx_cal_busy。 |
Mcgb_rst | Input | Asynchronous | 主CGB复位控制。 |
tx_bonding_clocks[5:0]] | Output | N/A | 可选的6-bit总线,承载Master CGB的低速并行时钟输出。它用于通道绑定,代表x6/xN时钟网络。 对于Gen1x1,此端口是禁止的。 对于Gen1x2,x4,将此端口的输出连接到Native PHY上的tx_bonding_clocks输入。 对于Gen2x1,此端口是禁止的。 对于Gen2x2,x4,将此端口的输出连接到Native PHY上的tx_bonding_clocks输入。 |
pcie_sw[1:0] | Input | Asynchronous | 用于PCIe协议实现的2-bit速率切换控制输入 对于Gen1,此端口是N/A。 对于Gen 2x2,x4,将Native PHY的pipe_sw输出连接到此端口。 |
pcie_sw_done[1:0] | Output | Asynchronous | 用于PCIe协议实现的2-bit速率切换状态输出 对于Gen1,此端口是N/A。 对于Gen2x2,x4,将fPLL的pcie_sw_done[1:0]输出连接到Native PHY的pipe_sw_done输入。 |