Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

7.3. 上电校准

器件上电并编程后,PreSICE自动开启校准进程。器件编程期间校准处理可能继续进行。器件上电后完成校准处理所需要的时间视器件而异。使用的总时间可扩展到用户模式中。cal_busy信号解除置位标示校准处理完成。必须确保设计中的收发器复位序列在等待校准完成后,才可执行运行收发器PLL和收发器通道所需的复位序列。

即使上电校准完成后,PreSICE仍然可以控制内部配置总线。可在需要时请求访问权限。如果系统含有fPLL、ATX PLL和通道,则fPLL cal_busy信号先变为低电平。在通道的tx_cal_busyrx_cal_busy信号后,ATX PLL cal_busy信号变为低电平。Intel建议您等待所有*_cal_busy信号都变为低电平后,才请求访问。

所有上电校准均从所有bank和通道的稳压器(Vreg)校准开始。

图 218. Non-PCIe Hard IP(HIP)通道的上电校准序列对于不使用PCIe Hard IP的应用程序,上电校准从所有bank和通道的Vreg校准开始。然后,PreSICE校准以下图所示序列完成。
对于使用PCIe Hard IP以及non-PCIe通道的应用程序,上电校准序列为:
  1. 所有bank和通道的Vreg校准。
  2. PCIe Hard IP 0校准(如已使用)。
  3. 校准序列中所有non-PCIe Hard IP通道的校准。
图 219. PCIe Hard IP和non-PCIe通道的上电校准序列