Intel® Cyclone® 10 GX收发器PHY用户指南

ID 683054
日期 12/28/2017
Public
文档目录

7.5.2. 小数分频PLL重新校准

遵照以下步骤重新校准fPLL:

  1. 将0x2写入偏移地址0x0[7:0],请求用户访问内部配置总线。
  2. 等待reconfig_waitrequest解除置位(逻辑低),或者等到PreSICE Avalon-MM接口的capability寄存器控制0x280[2]=0x0。
  3. 要校准fPLL,对fPLL的地址0x100中bit[1]进行Read-Modify-Write 0x1。
  4. 通过写入0x1到偏移地址0x0[7:0],将内部配置总线释放到PreSICE以执行重新校准。
  5. 定期检查*cal_busy输出信号或者读取capability寄存器0x280[1]来检查*cal_busy状态,直到校准完成。
注: 如果正在重新校准fPLL,并且有ATX PLL用于器件同侧,则按照PLL和Clock时钟网络章节“使用ATX PLL和fPLL时的发送PLL间距指南"部分所述的fPLL-to-ATX PLL间距指南。