Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

5.6.4.2.3. Soft-CDR模式

Arria® 10 LVDS通道提供soft-CDR模式以支持GbE和SGMII协议。接收器PLL使用本地时钟源作为参考。

图 110. Soft-CDR模式中的接收器数据通路该图显示了soft-CDR模式的数据通路。在SDR和DDR模式下,来自IOE的数据宽度分别是1和2位。


在soft-CDR模式中,同步器模块没有被启用。DPA电路选择最佳的DPA时钟相位来对数据进行采样。该时钟被用于bit-slip操作和解串化。DPA模块也将所选择的DPA时钟(由解串因子分频,称为rx_divfwdclk)连同解串的数据一起转送到FPGA逻辑。该时钟信号被放置到外围时钟(PCLK)网络上。

如果使用soft-CDR模式,那么在训练DPA后,请不要置位rx_dpa_reset端口。DPA将持续从PLL中选择新的相位抽头,以跟踪参考时钟与输入数据之间的百万分率(PPM)差异。

Arria® 10 器件系列中,您可以在soft-CDR模式中使用每一个LVDS通道,并使用PCLK网络驱动FPGA架构。在soft-CDR模式中,rx_dpa_locked信号无效,因为DPA持续改变其相位以跟踪上游发送器与本地接收器输入参考时钟之间的PPM差异。不过,可以使用rx_dpa_locked信号来确定初始DPA锁定条件表明DPA已经选到最佳抽头来采集数据。在soft-CDR模式下操作时,预计会置低rx_dpa_locked信号。并行时钟,rx_coreclock,由I/O PLL生成,也被转送到FPGA逻辑。

注: 在soft-CDR模式中,必须将LVDS实例的所有接收器通道布局在一个I/O bank。因为每个I/O bank最多含有12个PCLK资源,每个LVDS实例最多可以支持12个soft-CDR通道。