Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

2.12. 文档修订历史

日期 版本 修订内容
2017年3月 2017.03.15
  • 重命名为Intel。
  • 在“Arria 10器件的存储器特性”表中,删除了Error Correction Code (ECC)支持下的MLAB的奇偶校验位支持。
  • 在奇偶校验位主题中删除了MLAB的奇偶校验位支持。
2016年10月 2016.10.31
  • 删除了对MLAB模块的地址时钟使能支持。
2015年12月 2015.12.14
  • 将Arria 10 GX 660的M20K存储器模块的数量从2133更新成2131,将RAM总比特数从48,448 Kb更正成48,408 Kb。
2015年11月 2015.11.02
  • 更新了“单端口模式的嵌入式存储器配置”和“双端口模式的嵌入式存储器配置”章节。
  • 更新了“数据字节输出”部分中的描述。
  • 更新了“嵌入式存储器性能和发布”表。
  • Quartus II更改为Quartus Prime
2015年6月 2015.06.15 更新了链接。
2015年5月 2015.05.04
  • 将Mega Wizard Plug-In manager更新成IP Core parameter editor。
  • 将Megafunction更新成IP core。
2014年8月 2014.08.18
  • 新增了ECC模式中的输出锁存器清零的时序图。
  • 添加了一个注释以阐明:对于 Arria® 10器件,Resource Property Editor和TimeQuest Timing Analyzer报告M20K的位置为EC_X<number>_Y<number>_N<number>
  • 更新了Arria 10 GX 660和Arria 10 SX 660的M20K中的RAM比特值。
2013年12月 2013.12.02 首次发布。