Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

6.5.4. Single-Rank含有ECC的DDR4 x72在 Arria® 10 中封装支持

要支持single-rank的DDR4 x72接口(64位数据 + 8位ECC),需要三个I/O bank。

表 80.  每种器件封装支持的Single-Rank的DDR4 x72接口(含有ECC)的数量(不包含HPS实例)
产品系列 封装
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
GX 160 0 0 0
GX 220 0 0 0
GX 270 0 1 1 1
GX 320 0 1 1 1
GX 480 1 2 1
GX 570 2 1 2 3
GX 660 2 1 2 3
GX 900 3 3 0 4 3 2
GX 1150 3 3 0 4 3 2
GT 900 3
GT 1150 3
SX 160 0 0 0
SX 220 0 0 0
SX 270 0 1 19 1 19 1 19
SX 320 0 1 19 1 19 1 19
SX 480 1 19 2 19 1 19
SX 570 2 19 1 19 2 19 3 19
SX 660 2 19 1 19 2 19 3 19
表 81.  每种器件封装支持的Single-Rank的DDR4 x72接口(含有ECC)的数量(包含HPS实例)该表显示的所支持的接口数量不包括HPS连接到外部SDRAM的接口。FPGA内核中的主端口通过HPS中可配置的FPGA-to-SDRAM桥接端口可以访问HPS连接的外部存储器接口。
产品系列 封装
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
SX 160 0 0 0
SX 220 0 0 0
SX 270 0 1 1 1
SX 320 0 1 1 1
SX 480 1 2 1
SX 570 2 1 2 2
SX 660 2 1 2 2
19 这个数字包括HPS共享的I/O bank来实现内核EMIF配置。