Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

6.5.1. 含有ECC的DDR3 x40在 Arria® 10 中的封装支持

要支持一个含有ECC的DDR3 x40接口(32位数据 + 8位数据),需要两个I/O bank。

表 74.  每种器件封装支持的DDR3 x40接口(含有ECC)的数量(不包含HPS实例)
注: 对于一些器件封装,可以将3 V I/O bank用于外部存储器接口。不过,最大化存储器接口时钟频率被限制在533 MHz。要使用更高的存储器接口时钟频率,从外部存储器接口中排除3 V I/O bank。
产品系列 封装
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
GX 160 1 1 2
GX 220 1 1 2
GX 270 1 2 3 3
GX 320 1 2 3 3
GX 480 2 4 3
GX 570 4 3 5 6 11
GX 660 4 3 5 611
GX 900 4 5 1 7 6 4
GX 1150 4 5 1 7 6 4
GT 900 6
GT 1150 6
SX 160 1 12 112 212
SX 220 112 112 2 12
SX 270 1 12 2 12 3 12 3 12
SX 320 1 12 2 12 3 12 3 12
SX 480 2 12 4 12 3 12
SX 570 4 12 3 12 5 12 611 12
SX 660 4 12 3 12 5 12 611 12
表 75.  每种器件封装支持的DDR3 x40接口(含有ECC)的数量(包含HPS实例)该表显示的所支持的接口数量不包括HPS连接到外部SDRAM的接口。FPGA内核中的主端口通过HPS中可配置的FPGA-to-SDRAM桥接端口可以访问HPS连接的外部存储器接口。
注: 对于一些器件封装,可以将3 V I/O bank用于外部存储器接口。不过,最大化存储器接口时钟频率被限制在533 MHz。要使用更高的存储器接口时钟频率,从外部存储器接口中排除3 V I/O bank。
产品系列 封装
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
SX 160 0 0 1
SX 220 0 0 1
SX 270 0 1 2 2
SX 320 0 1 2 2
SX 480 1 3 2
SX 570 3 2 4 4 13
SX 660 3 2 4 4 13
11 这个数字包括将3 V I/O bank用于外部存储器接口。否则,外部存储器接口的数量可能被减至1个。
12 这个数字包括HPS共享的I/O bank来实现内核EMIF配置。
13 这个数字包括将3 V I/O bank用于外部存储器接口。否则,外部存储器接口的数量可能被减至1个。