Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

4.1.2. 层次化时钟网络

Arria® 10器件包括3层时钟网络结构。层次结构的顺序如下:

  1. GCLK、RCLK、PCLK和GCLK与RCLK的反馈时钟
  2. 部分时钟(SCLK)
  3. 行时钟

每个HSSI和I/O列包含时钟驱动​​器,驱动共享总线到相应的GCLK,RCLK和PCLK时钟网络。

在每个时钟连接到每个HSSI或I/O bank的时钟布线之前, Arria® 10时钟网络(GCLK, RCLK和PCLK)通过SCLK进行布线。 Quartus® Prime软件基于GCLK,RCLK和PCLK网络自动布线SCLK。

每个SCLK脊柱都有相同高度,以匹配HSSI和I/O组的高度。一个器件中的SCLK脊柱数量取决于HSSI和I/O组的数量。

图 51.  Arria® 10器件的SCLK脊柱区域


Arria® 10器件在每个 SCLK脊柱区域提供33个SCLK网络。SCLK网络能够驱动每行时钟域中的六行时钟。行时钟是内核功能模块,PLL和器件的I/O接口,HSSI接口的时钟资源。六个唯一的信号能够布线到每个行时钟域。驱动每个SCLK的多路复用器的连接模式将时钟源限制在SCLK脊柱域。每个SCLK能够从GCLK、RCLK、LPCLK或SPCLK行选择时钟资源。

下图显示了每个SCLK脊域中GCLK、RCLK、PCLK或者GCLK与RCLK反馈时钟网络驱动的SCLK。GCLK、RCLK、PCLK和GCLK与RCLK反馈时钟共享相同的SCLK布线资源。要确保在 Quartus® Prime中成功布线,时钟资源的总数一定不要超过每个SCLK脊域中的SCLK数量的限制。

图 52. SCLK脊柱中层次化时钟网络