Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

4.2.3.1. 复位(reset)

每个PLL的IP内核的复位信号端口如下:

  • fPLL—pll_powerdown
  • I/O PLL—reset

复位信号是每个PLL 的复位或者重同步输入。器件输入管脚或者内部逻辑能够驱动这些输入信号。

当复位信号被驱高时,PLL计数器复位,对PLL输出清零,使PLL处于失锁状态。VCO然后恢复为默认设置。当复位信号再次被驱低时,PLL在重新锁定的同时将重新同步到它的输入。

每次PLL失锁后必须置位复位信号以保证PLL输入与输出时钟之间的正确相位关系。您可以使用 Quartus® Prime参数编辑器将PLL设置成失锁(loss-of-lock)后自动自复位(self-reset)。

当下面其中一个条件为真时就必须包括复位信号:

  • 设计中使能了PLL重配置或者时钟切换功能
  • 失锁(loss-of-lock)情况过后,必须维持PLL输入与输出时钟之间的相位关系
注:
  • 如果上电后PLL的输入时钟没有翻转或者不稳定,那么要在输入时钟变得稳定并在规格范围内后置位复位信号。
  • 对于fPLL,器件上电后,当fPLL上电校准完成时(pll_cal_busy信号置低),您必须复位fPLL。