Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

7.2.2. 被动串行配置

图 140. PS配置方案中闪存编程总括


PS配置方案使用外部主机。您可以使用一个微处理器、MAX II器件、MAX V器件或一台主机PC作为外部主机。

您可以使用一个外部主机控制配置数据从外部存储(例如闪存)传输到FPGA。控制配置过程的设计位于外部主机。

您可以将配置数据存储在程序目标文件 (.pof) .rbf .hex .ttf 中。如果您使用 .rbf .hex .ttf 中的配置数据, 请首先发送每个数据字节的LSB。例如,如果 .rbf 包含字节排序 02 1B EE 01 FA,那么发送到器件的串行数据一定是0100-0000 1101-1000 0111-0111 1000-0000 0101-1111

您可以使用PFL IP core及MAX II/MAX V器件来读取闪存器件的配置数据并且配置 Arria® 10器件。

对于PC主机,使用Intel FPGA下载电缆将PC连接到器件。

配置数据被串行地移入器件的DATA0管脚。

如果您在使用 Quartus® Prime编程器并且CLKUSR管脚被使能,那么不需要为管脚提供时钟源来初始化器件。