6.6. Arria® 10 器件支持的外部存储器接口IP
| 存储器标准 | 定序器 | 硬核定序器 | |
|---|---|---|---|
| 硬核 | 软核 | ||
| DDR4 SDRAM 21 | Yes | — | Yes |
| DDR3 SDRAM 22 | Yes | — | Yes |
| DDR3L SDRAM 22 | Yes | — | Yes |
| LPDDR3 SDRAM 23 | Yes | — | Yes |
| RLDRAM 3 24 | — | Yes | Yes |
| QDR IV SRAM 24 | — | Yes | Yes |
| QDR II/II+/II+ Xtreme SRAM | — | Yes | Yes |
21 x4/x8 DQ组,POD12 I/O标准,以及突发长度BL8。
22 x4/x8 DQ组和突发长度BL8。
23 Arria® 10器件支持单组件x32数据使用x8 DQ组。
24 Arria® 10器件通过使用带软核存储控制器的硬核PHY来支持此外部存储器接口。