Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

5.7.2.2. 电压参考I/O标准

为了适应电压参考I/O标准:

  • Arria® 10 FPGA I/O bank包含一个专用的VREF管脚。
  • 每个bank只能有一个VCCIO电压电平和一个电压参考(VREF)电平。

电压参考输入缓冲由VCCPT供电。因此,在下列情况下,采用单端或者差分标准的I/O bank能够支持不同的电压参考标准:

  • VREF是相同的电平。
  • 禁用了片上并行匹配 (RT OCT)

如果使能RT OCT,那么输入标准的电压和bank的VCCIO必须匹配。

这一特性使您能够将电压参考输入信号布局在2.5 V或是更低的VCCIO的I/O bank中。例如,可以将HSTL-15输入管脚布局在2.5 V VCCIO的I/O bank中。不过,使能RT OCT的电压参考输入要求I/O bank的VCCIO与输入标准的电压相匹配。当VCCIO为2.5 V时,HSTL-15 I/O标准不支持RT OCT。