Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

5.6.4.2.1. Non-DPA模式

non-DPA模式禁用DPA和同步器模块。输入串行数据被I/O PLL产生的串行fast_clock时钟的上升沿上所寄存。

通过使用 Quartus® Prime参数编辑器来选择rising edge选项。由I/O PLL生成的fast_clock时钟对数据重对齐和解串器模块提供时钟。

图 108. Non-DPA模式的接收器数据通路 该图显示了non-DPA数据通路的结构图。在SDR和DDR模式中,来自IOE的数据宽度分别是1和2位。